ON Semiに斧るツ〖ルとチップの蝗い數(shù)

染瞥攣メ〖カ〖がチップだけを卿る箕洛は姜わった。ツ〖ルを路えることで、カスタマイズしやすさが染瞥攣ビジネスの庭昔を瘋めるようになった。その毋を穗磨メッセで倡號されたTechno-Frontier 2019に叫鷗したON Semiconductorに斧ることができる。 [ⅹ魯きを粕む]
» セミコンポ〖タルによる尸老 » 禱窖尸老 » 禱窖尸老∈染瞥攣瀾墑∷
染瞥攣メ〖カ〖がチップだけを卿る箕洛は姜わった。ツ〖ルを路えることで、カスタマイズしやすさが染瞥攣ビジネスの庭昔を瘋めるようになった。その毋を穗磨メッセで倡號されたTechno-Frontier 2019に叫鷗したON Semiconductorに斧ることができる。 [ⅹ魯きを粕む]
Intelがデ〖タセンタにおける呵糠CPUと、アクセラレ〖タとしてのFPGA≈Agilex∽、3D-Xpointメモリを蝗ったDIMM劉緬のパ〖システントメモリなどデ〖タセンタ羹けの瀾墑券山を乖ったが、さらにCPUとアクセラレ〖タ粗の儡魯などに銅跟な糠憚呈CXLとそのコンソ〖シアムを甜費ぎ玲に券山、Google Cloudとの鼎票倡券も券山した。 [ⅹ魯きを粕む]
Intelは、Alteraを傾箭してから介めてのFPGAブランドになる≈Agilex∽を券山した。これまでハイエンドのStratix 10と孺べて、拉墻は40%羹懼し、久銳排蝸は40%猴負したという。介めての10nmプロセスで肋紛されている。このFPGAは、エッジからクラウドまでカバ〖する畝光礁姥の染瞥攣アクセラレ〖タを悸附する。その悸附のカギは々 [ⅹ魯きを粕む]
Xilinxがデ〖タセンタ〖羹けのFPGAハ〖ドウエアアクセラレ〖タALVEO∈哭1∷に蝸を掐れている。このアクセラレ〖ションカ〖ドは、サ〖バなどのコンピュ〖タに儡魯してそのまま蝗える。アクセラレ〖タのコアにはFPGAを蝗っているためハ〖ドワイヤ〖ドロジックで光廬、しかも浩菇喇できるフレキシビリティを積つ。呵糠瀾墑ALVEO U280は怠常池漿を罷急してINT8∈8ビットの臘眶遍換∷で24.5TOPsの拉墻を積つ。 [ⅹ魯きを粕む]
Xilinxは5Gの答孟渡に羹けたSoCのZynq UltraScaleにRF脫デジタルベ〖スバンド攙烯を礁姥した糠しいSoCデバイス(哭1)のロ〖ドマップを券山した。泣塑でも3.7GHz掠と4.5GHz掠、および28GHz掠が另壇臼の件僑眶充り碰てとして瘋まった。Xilinxのこのチップは、サブ6GHzをカバ〖し、デジタル恃牲拇稿のデジタル攙烯も烹很しており、モバイル眉瑣に奪いエッジ答孟渡羹けとなる。 [ⅹ魯きを粕む]
ディ〖プラ〖ニングのフレ〖ムワ〖クChainerを捏丁しているプリファ〖ドネットワ〖クスが池漿を沒袋粗で材墻にするためのチップを倡券、セミコンジャパン2018の柴眷で券山した。池漿材墻なAI漓脫ICは、介めて。池漿脫ではこれまでのNvidiaの茬倦を束す介めての漓脫ICとなる。 [ⅹ魯きを粕む]
Xilinxが澎疊オリンピック/パラリンピックや絡(luò)きなコンサ〖トのような絡(luò)きなイベントに灑えて、4K/8Kで潤暗教ˇ暗教のビデオ帕流が材墻なFPGAソリュ〖ションを潔灑した。GPUよりも光廬というアクセラレ〖タカ〖ドALVEOや19鉗叫操徒年のVERSAL∈徊雇獲瘟1∷などで、100Gbps Ethernetなどに灤炳する。 [ⅹ魯きを粕む]
11奉にドイツのミュンヘンで倡號されるElectronica 2018の漣莖里ともいわれているPublitek肩號のPre-electronica Media Conferenceでは、Cadence∈徊雇獲瘟1∷やMaxim(徊雇獲瘟2)、Dialog、Microsemi、SiFive、Silicon Labsなどの染瞥攣メ〖カ〖に裁え、コネクタメ〖カ〖Harwin、TE Connectivity、そしてオ〖プンな倡券ツ〖ルであるArduino、EMSのFlex、ディストリビュ〖タRS Componentsも判眷した(山1)。 [ⅹ魯きを粕む]
Micron Technologyは、4ビット/セル∈QLC∷數(shù)及で64霖の3D-NANDの512Gビットチップを4改1パッケ〖ジに箭推したICを2改悸劉した、500GBのSSDカ〖ド∈哭1∷を辦忍輝眷に10奉27泣に券卿する。≈Crucial P1∽と嘆燒けられた1TBのSSDカ〖ドは、呵絡(luò)シ〖ケンシャル粕み叫し廬刨2000MB/s、今き哈み廬刨1700MB/sだという。 [ⅹ魯きを粕む]
Xilinxは、光刨なLSIは鏈てFPGAで寥むのではなく、ソフトウエアベ〖スのマルチコアCPUや、ダイナミックに浩菇喇材墻なハ〖ドウエアエンジン、AI漓脫夸俠攙烯、DSP、DDR RAM、件收攙烯、I/Oなどを礁姥する≈畝光甸LSI∽ACAP∈Adaptive Compute Acceleration Platform¨努炳房遍換裁廬プラットフォ〖ム∷の晾いを湯らかにした。 [ⅹ魯きを粕む]
<<漣のペ〖ジ 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 肌のペ〖ジ »