Xilinx、FPGAアクセラレ〖タカ〖ドでGPUより光廬ˇ你久銳排蝸を悸沮
Xilinxがデ〖タセンタ〖羹けのFPGAハ〖ドウエアアクセラレ〖タALVEO∈哭1∷に蝸を掐れている。このアクセラレ〖ションカ〖ドは、サ〖バなどのコンピュ〖タに儡魯してそのまま蝗える。アクセラレ〖タのコアにはFPGAを蝗っているためハ〖ドワイヤ〖ドロジックで光廬、しかも浩菇喇できるフレキシビリティを積つ。呵糠瀾墑ALVEO U280は怠常池漿を罷急してINT8∈8ビットの臘眶遍換∷で24.5TOPsの拉墻を積つ。

哭1 デ〖タセンタ〖羹けアクセラレ〖ションカ〖ドALVEO 叫諾¨Xilinx
ALVEOはアクセラレ〖ションカ〖ドであり、CPUの光廬PCIeコネクタにそのまま簧して蝗う。染瞥攣メ〖カ〖であるXilinxがアクセラレ〖ションカ〖ドをCPUとのコンパニオンカ〖ドという妨でCPU∈コンピュ〖タ∷に悸劉できる妨まで慌懼げた。これまで怠常池漿脫に緘ごろな18.6TOPs∈INT8∷のALVEO U200とハイエンドの33.3TOPs∈INT8∷に裁えて、海攙ミッドレンジの24.5TOPs∈INT8∷をサンプル叫操した。ミッドレンジといえ、海攙介めてHBM2メモリを何脫、メモリバンド升を460GBpsと絡きく弓げた。このアクセラレ〖タがあれば、AI灤炳が渴んでいないサ〖バにも怠常池漿の怠墻を燒けることができる。
塑劑弄にこの瀾墑が蝗われる炳脫はデ〖タセンタ〖である。デ〖タセンタ〖には3つの舔充がある。紛換∈Compute∷とストレ〖ジとネットワ〖キングだ。惡攣弄には、紛換借妄では、怠常池漿の夸俠や、デ〖タベ〖ス/ビッグデ〖タ、ビデオ帕流、垛突サ〖ビス、ゲノミ試礁、光籃刨HPC、怠常池漿などをおこない、ストレ〖ジでは暗教や芭規步、芭規赴の呈羌などを乖う。遍換達をメモリのそばに彌く眷圭にはFPGAは旁圭が紊い。ネットワ〖キングでも芭規借妄を燃うIPsecやセキュリティ、モニタリングなどにFPGAがレイテンシや跟唯の呵努步を哭れる。
票家のKen Way會はデ〖タセンタ〖の赴となる里維を3つあるという。辦つはシリコンベ〖スのプラットフォ〖ム∈この眷圭はALVEO∷を積つこと、肌が蝗い盡緘を紊くするためのエコシステムを倡券すること、3つ謄がエンドカスタマやOEM/ODMのパ〖トナ〖だとしている。
惡攣毋として、スマ〖トシティなどのセキュリティ雌渾カメラのデ〖タ豺老を驕丸のCPUとGPUで乖う眷圭と、CPUとFPGAで乖う眷圭を孺秤した∈哭2∷。驕丸はCPUでH.264デコ〖ドとモ〖ション豺老を乖い、GPUでCNN∈決み哈みニュ〖ラルネットワ〖ク∷借妄を乖っていたが、CPUとFPGAで乖うシステムでは、CPUではH.264借妄だけにして、FPGAでCNNとモ〖ション豺老を乖う數が久銳排蝸も拉墻も紊かった。
哭2 セキュリティカメラの茶嚨借妄をFPGAの數がGPU數及より光廬で你久銳排蝸 叫諾¨Xilinx
哭2の毋では、FPGAとCPU借妄の數が久銳排蝸は75Wに灤して50Wと25%猴負し、レイテンシは82msに灤して26.1msと腆4擒光廬になった。
どのような紛換でも、CPUやGPUでもFPGAでも遍換は材墻ではあるが、借妄箕粗がFPGAのような漓脫攙烯で紛換するのが、呵も廬い。毋えば、ゲノム豺老の箕粗がCPUなら1泣かかっていたが、FPGAだと20尸ですむという。