Semiconductor Portal

\術分析(半導)

» セミコンポータルによる分析 » \術分析 » \術分析(半導)

Intel、XeonプロセッサのアクセラレータFPGAを々リリース

Intel、XeonプロセッサのアクセラレータFPGAを々リリース

Intelは、最ZFPGAで勢をかけ、相次いでニュースリリースを発表している。8月30日には10nmのAgilex FPGA(図1)を限定顧客に出荷を始め、8月崕椶砲FPGA搭載アクセラレータカード(図2)をリリースした。共に、演Qが_いでもCPUの負荷を軽させるためにFPGAを使ったアクセラレータとして働く。 [→きを読む]

「デープラーニング学{にはウェーハ模の巨j(lu┛)なチップが要」

「デープラーニング学{にはウェーハ模の巨j(lu┛)なチップが要」

かつて、ウェーハスケールLSI(WSI)と}ばれる巨j(lu┛)なチップがあった。AI時代に入り、ディープラーニングの学{に1兆2000億トランジスタを集積した巨j(lu┛)なシリコンチップが登場した(参考@料1)。櫂好拭璽肇▲奪Cerebras社が試作したこのチップはWSE(Wafer Scale Engine)と称する21.5cm角のC積のシリコンを300mmウェーハで作した。 [→きを読む]

データセンター向けj(lu┛)電電源モジュールにまい進するVicor

データセンター向けj(lu┛)電電源モジュールにまい進するVicor

データセンターのコンピュータに使う電源は数10kWといったハイパワーの電源が求められている。データセンターの建颪砲380Vが供給され、コンピュータラック電源は48V、コンピュータには12Vに落とす。IntelのXeon プロセッサのような高集積CPUには1V度と低いが電流は高い、という長がある。このx場でM負をかけるVicor社にニッチ企業の擇(sh┫)がある。同社Corporate VPのRobert Gendron(図1)に聞いた。 [→きを読む]

OmniVision、フリッカ抑Uと広いダイナミックレンジを両立させたISP

OmniVision、フリッカ抑Uと広いダイナミックレンジを両立させたISP

OmniVision Technologiesは、チラつきのHいLEDヘッドランプやテールランプでもO動認識できるビデオ信(gu┤)プロセッサOAX4010を化した。このISP(Image Signal Processor)はクルマx場を狙い、LEDフリッカ(チラつき)を抑Uしながらもダイナミックレンジが120dBと広いことが長だ。同社Z載担当シニアマーケティングマネージャーのKevin Changにその詳細を聞いた。 [→きを読む]

Intel、データセンタ指向のXeon CPUやチップ内接\術を矢Mぎ早に発表

Intel、データセンタ指向のXeon CPUやチップ内接\術を矢Mぎ早に発表

Intelがデータセンタにおける最新CPUと、アクセラレータとしてのFPGA「Agilex」、3D-Xpointメモリを使ったDIMM⊂のパーシステントメモリなどデータセンタ向けの発表を行ったが、さらにCPUとアクセラレータ間の接などに~効な新格CXLとそのコンソーシアムを矢Mぎ早に発表、Google Cloudとの共同開発も発表した。 [→きを読む]

Intelが最新FPGA「Agilex」を2.5D実\術で開発

Intelが最新FPGA「Agilex」を2.5D実\術で開発

Intelは、AlteraをA収してから初めてのFPGAブランドになる「Agilex」を発表した。これまでハイエンドのStratix 10と比べて、性Δ40%向屬、消J電は40%削したという。初めての10nmプロセスで設されている。このFPGAは、エッジからクラウドまでカバーする高集積の半導アクセラレータを実現する。その実現のカギは? [→きを読む]

Xilinx、FPGAアクセラレータカードでGPUより高]・低消J電を実証

Xilinx、FPGAアクセラレータカードでGPUより高]・低消J電を実証

Xilinxがデータセンター向けのFPGAハードウエアアクセラレータALVEO(図1)にを入れている。このアクセラレーションカードは、サーバなどのコンピュータに接してそのまま使える。アクセラレータのコアにはFPGAを使っているためハードワイヤードロジックで高]、しかも再構成できるフレキシビリティをeつ。最新ALVEO U280は機械学{をT識してINT8(8ビットのD数演Q)で24.5TOPsの性Δ魴eつ。 [→きを読む]

Xilinx、5G基地局・スモールセル向けにZynq UltraScaleのRF版をT

Xilinx、5G基地局・スモールセル向けにZynq UltraScaleのRF版をT

Xilinxは5Gの基地局に向けたSoCのZynq UltraScaleにRFデジタルベースバンドv路を集積した新しいSoCデバイス(図1)のロードマップを発表した。日本でも3.7GHz帯と4.5GHz帯、および28GHz帯が総省の周S数割り当てとしてまった。Xilinxのこのチップは、サブ6GHzをカバーし、デジタル変復調後のデジタルv路も搭載しており、モバイル端にZいエッジ基地局向けとなる。 [→きを読む]

<<iのページ 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 次のページ »

麼嫋岌幃学庁医 97楳楳課圻忽恢窒継鉱心| 冉巖天胆晩昆総窃| 互賠匯云岻祇紗責曳壓| 忽坪怜匚窒継続某頭| 眉雫仔弼弌篇撞| 晩昆匚匚互咳匚匚訪涙鷹| 冉巖将灸壓炒侘鍔崢| 胆溺瓜窒継利嫋壓瀛啼誼盞| 忽恢娼瞳謹繁p蛤涙鷹| www.嶄猟忖鳥| 撹繁谷頭匯曝屈曝| 消消消忽恢99消消忽恢消| 剋痛冷嚥弌易暇雇井壓| 冉巖天胆窮唹匯曝屈曝| 槻繁荷溺繁窒継篇撞| 怜匚牽旋匯曝屈曝眉曝互賠篇撞| 昆忽匯寄頭a谷頭溺揖| 忽恢寔糞岱16何嶽徨| 8090壓濆杰潅盞儿杰| 匚匚握匚匚恂匚匚訪| 匯曝屈曝眉曝壓濂シ妬啼| 撹繁編心120昼悶刮曝| 消消消消消唹垪消消消消窒継娼瞳忽恢弌傍 | 冉巖娼瞳嶄猟忖鳥涙鷹築孟| 嵒壷戎弌図出間寄嚇篤h| 亜赱亜赱亜赱酔挫侮篇撞壓| 篇撞屈曝距縮嶄忖岑兆忽恢| 忽恢撹繁AAAAA雫谷頭| 晩昆弼夕壓濆杰| 忽恢娼瞳谷頭匯曝屈曝| 91牽旋篇撞栽鹿| 壓濔瞳忽娼瞳忽恢音触| gav槻繁爺銘| 爺胆匯屈眉勧箪窒継鉱心| 供禳欹殄翆翆消消忝栽 | 窒継匯雫谷頭音触音辺継| 娼瞳忽恢v涙鷹寄頭壓濆杰| 膨拶忽恢娼瞳喟消壓濂シ| 瓜梓彫議繁曇嶄猟忖鳥| 忽恢窒継復住篇撞| 昆忽處簒筈丑禍133bd|