光礁姥は肋紛禱窖も氦豈に¨肋紛禱窖試×EuroAsia (3)

光礁姥ICへの妥滇は吭きない。しかもコスト懼競(jìng)を娃え、光拉墻な迫極怠墻を礁姥し、久銳排蝸を懼げない。光礁姥ICをどうやって肋紛するか。FPGAメ〖カ〖でさえ、ICの鏈怠墻をプログラミングすることが豈しくなってきた。Alteraは辦忍弄なC咐胳のOpenCLでプログラムすることを捏捌し、デザインハウスのSynapse Designは肋紛漓脫の紛換怠を倡券した。 [ⅹ魯きを粕む]
光礁姥ICへの妥滇は吭きない。しかもコスト懼競(jìng)を娃え、光拉墻な迫極怠墻を礁姥し、久銳排蝸を懼げない。光礁姥ICをどうやって肋紛するか。FPGAメ〖カ〖でさえ、ICの鏈怠墻をプログラミングすることが豈しくなってきた。Alteraは辦忍弄なC咐胳のOpenCLでプログラムすることを捏捌し、デザインハウスのSynapse Designは肋紛漓脫の紛換怠を倡券した。 [ⅹ魯きを粕む]
光礁姥LSIは腮嘿步プロセスがコスト弄に斧圭わなくなるだけではなく、肋紛禱窖も驕丸のようなコストで叫丸づらくなってきた。28nm笆慣へと腮嘿步すると鼎に1ゲ〖ト碰たりのコストが布がらなくなってきたためだ。 [ⅹ魯きを粕む]
海鉗もシリコンバレ〖のハイテク措度が礁まるEuroAsiaPRESS October 2014に叫朗した。染瞥攣チップの見(jiàn)妥の面看であるモバイルデバイスにいかに擦猛を積たせるか、が染瞥攣チップの擦猛を瘋める箕洛になっている。ここでは、スマ〖トフォン脫の稱鹼センサの慨規(guī)借妄怠墻を捏丁するQuickLogicと、アンテナチュ〖ナ脫のバリコンをMEMSで悸附するCavendish Kinetics家の糠瀾墑を疽拆する。 [ⅹ魯きを粕む]
候鉗、MIPS Technologyを傾箭したImagination Technologiesがマルチスレッドˇマルチコアの糠しい64ビットア〖キテクチャのCPUコア≈Warrior∽のミッドレンジI-クラス I6400を券山した。2014鉗2奉に券山したロ〖エンドのM-クラスI6400に裁え、このファミリを路えていく。ハイエンド脫のP-クラスI6400も紛茶している。 [ⅹ魯きを粕む]
ロジック攙烯を箕尸充に額瓢して井さなチップで絡(luò)憚滔FPGA陵碰のロジックを悸附する勢(shì)柜のベンチャ〖Tabula家がIntelの22nm FINFETプロセスを蝗い100Gbpsクラスの瀾墑を3墑鹼倡券した。100Gbpsのイ〖サネットブリッジファミリと4チャンネルの100GigEスイッチ、40Gbpsのレギュラ〖エクスプレッション∈賴憚山附∷アクセラレ〖タの話つ。 [ⅹ魯きを粕む]
ルネサスエレクトロニクスは、賈很に潑步したビジネスを鷗倡してきているが、このほどクルマのADAS∈黎渴笨啪毀辯システム∷システムに羹け、これまでよりも借妄墻蝸の光いシステムLSI、R-Car V2Hを倡券した。動(dòng)いクルマ禍度をますます動(dòng)くするルネサスの罷羹を瓤鼻したチップとなっている。その妄統(tǒng)をこれからじっくり豺棱する。 [ⅹ魯きを粕む]
Lattice Semiconductorは、スマ〖トフォンやタブレットなどの怠墻を詞帽に籠動(dòng)するためのFPGAを倡券してきた。海稿のスマホに烹很するセンサの眶が曲券弄に籠えることを斧臂して、センサ慨規(guī)借妄脫DSPを4改礁姥したFPGAであるiCE40 Ultra(哭1)を?yàn)憠劜饯筏俊? [ⅹ魯きを粕む]
Mentor Graphicsは、CPUコアが佰なるヘテロジニアスで、かつマルチコアのICを推白に肋紛できる蜀崇弄なソリュ〖ションを券山した。佰なるOS∈operating system∷の懼に佰なるCPUコアを礁姥するマルチコアICを肋紛ˇ浮沮するのに羹く。 [ⅹ魯きを粕む]
テクノロジ〖倡券柴家のRambusが、1mm逞笆布の畝井房カメラ禱窖を倡券した。レンズを鏈く蝗わないため豺嚨刨はイマイチだが、驢眶事べて蝗うような炳脫に羹く。IoTやセンサネットワ〖クなどを晾ったセンサといえよう。 [ⅹ魯きを粕む]
Mentor Graphicsは、Verification 3.0と疚する箕洛に掐ったと票家CEOのWally Rhines會(huì)∈哭1∷はGlobalpress Connection肩號(hào)のEuroAsia 2014において揭べた。浮沮侯度にソフトウエアとハ〖ドウエアの尉數(shù)を蝗うようになった2.0の箕洛から、グロ〖バルなエコシステムが風(fēng)かせないSoC箕洛に羹いた、クラウドベ〖スでのVerification 3.0箕洛に仆掐した。 [ⅹ魯きを粕む]