Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(半導)

Intel AI Everywhere戦Sの1、オフラインPC屬收AIが可Δ

Intelは、AI Everywhere戦Sを採ることをx言した。その代表的な例としてAIエンジンを集積したパソコン向けCPU「Core Ultra(コード@Meteor Lake)」(図1)を発売するとともに、サーバー向けのCPU「5世代のXeonプロセッサ」にもAIエンジンを集積した。さらにAI専チップ「Gaudi 3」を2024Qに発売することもらかにした。

Core Ultra Processors / Intel

図1 Intelの最新SoCのPC向けCore Ultraプロセッサ 出Z:Intel


IntelのAI Everywhere戦Sのキモは、收AIのような巨jなLLM(j模言語モデル)から、パソコンのプロセッサや端レベルまでAI\術が使えるようにすることである。AIは\術であり`的ではない。

AIは今やさまざまなところに使われ、これまでにない機Δ鮑遒蟒个靴討い襦N磴┐弌ST Microelectronicsは組み込みシステムに関するt会Techno-Frontier 2023において、~機にAIをいて、使うモーターの最適なv転数に合った電流を流すことによって消J電を削した(参考@料1)。これはSTのマイコンにAI機Δ鮟言僂靴討い襦もうkつの例として、Googleの最新スマートフォン「Pixel 8」シリーズには、AIを使ってズームインの解掬戮屬欧討い襦これまでのカメラだとズームの拡jはレンズとデジタルズームのξでまってしまい、限cがあった。それをズームインしてぼやけずに拡jできるという画素完機ΔAIで完すべき形Xを学{させて、別の^真を拡jしてもくっきりと見えるようにした。

つまりAIは、もっと機Δ魍判jしたい、あるいは性Δ屬欧燭ぁ⊇萢時間をもっと]くしたい、などの要求に応える専の機Δ鮗存修垢襪燭瓩龍\術である。AI=賢い、何でもできる、というlではしてない。学{させたことだけを実現する\術である。AIがパソコンやスマホに載るようになると、ちょっとしたさまざまな要求に応えられるようになる、逆に言えば、AIエンジンをマイコンやSoCに集積させることができるようになるため、パソコンやスマホ笋任呂匹里茲Δ糞ΔAIで実現すべきかがシステム開発vには問われるようになる。

今vIntelがパソコン向けにAI機Δ鮑椶擦織廛蹈札奪機SoC:System on Chip)Core Ultraで~単な收AIをクラウドと接せずに使えるようなデモを見せた。これは、絵をWくための收AIであり、例えば「人颪琉派的な絵をWいてほしい」と依頼すると、そのような絵を出し、その後「キュービズム的な絵をWいてほしい」と頼むとピカソのような絵を出する、というデモであった。いずれも10〜15秒かかったが、インターネットとは切り`したデモであった。このCore Ultraは12月18日に国内で発売した。


3 Powerful AI Engines / Intel

図2 CPUとGPU、NPUを1パッケージに実◆―儘Z:Intel


このチップでは、CPUとGPU(グラフィックスをWく)、NPU(ニューラルプロセッシング)のチップを集積した先端パッケージに実△靴討い襦平2)。TSVを使った3D-IC\術Feverosを使い、3D-ICや2.5D-ICを使い、これまでのパソコン向けSoCよりも単位消J電当たりの性Δ高い。CPUには最j6コアのP-コア(性νダ茲CPUコア)、8コアのE-コア(電効率優先のCPUコア)そして、に消J電の低いLP E-コアを2コア集積した。GPUにはインテル独OのArcコアを使い、Ray Tracingv路\術を集積した。AI専のNPUはニューラルネットのデータフローコンピューティングのストリームを実行するようだ。

收AIで画気鮟侘するデモでは、LLMのk|であるLLaMa2-7Bモデルをオフラインで実行したが、CPUとGPU、そしてNPUを同時に割り振りながら実行している。LLMのEncoderモデルをNPUで実行したという。


5th Gen Intel Xeon Processor / Intel

図3 5世代のXeonスケーラブルプロセッサ 出Z:Intel


発表したもうkつのSoCである5世代のXeonスケーラブルプロセッサ(開発コード@Emerald Rapids)(図3)は、CPUそのものを最j64コア集積したデータセンター向けのSoCである。4世代のXeonスケーラブルプロセッサと比べ、平均的な性Δ1.21倍、AIの推b性Δ郎能j1.42倍などの改良が加えられている。

性Ω屬離ギはメモリである。メモリ]度を高めると共に、CPUから最も遠いキャッシュメモリであるLLC(Last Level Cache)のサイズをi世代の3倍に\やした。メモリの転送レートは最j5600MT/sで、LLCメモリのjきさは最j320MBもある。CPUあたり8チャンネルのDDR5をサポートし、CPU間のUPI(Ultra Path Interconnect)2.0官]度は最j20GT/sと高]になった。このチップは2024Q1四半期から発売される予定となっている。


インテル日本法人 ]v国代表D締役社長

図4 5世代Xeonスケーラブルプロセッサ(})とCore Ultra(左})をeつインテル代表D締役社長の]v国


Intel日本法人インテル代表D締役社長の]v国は、クラウド屬任AIアクセラレータとして、2024Q発売の新Gaudi 3に関しても触れたが、Intel 5プロセスを使う予定であることだけにとどめた。現在使われているGaudi 2と比べBF16演Q性Δ4倍、ネットワーク帯域幅が2倍、HBM帯域幅が1.5倍にそれぞれ\えるとしている。また、AI Everywhere戦Sの|極はエッジにおける組み込みシステムになるだろう、と同は予[する。IntelはクラウドからエッジまでAIをできるUをDえることになりそうだ。

参考@料
1. 「SiCトップのSTMicro、パワーだけでなくエッジAI含めソリューションでM負」、セミコンポータル (2023/08/09)
2. 「AIチップ、クラウドの收AIからエッジでの専的な收AIへ拡j」、セミコンポータル (2023/10/10)

(2023/12/21)

ごT見・ご感[
麼嫋岌幃学庁医 bbw賞寄戟諾xxxx| 冉巖匯曝晩昆匯曝天胆匯曝a| 課櫪麟麟篇撞壓濆杰| 晩昆胆匯曝屈曝| 触匯触屈触眉娼瞳| 醍狭忽恢娼瞳窒継篇撞| 忽恢娼瞳寄頭爺爺心頭| 9lporm徭田篇撞曝壓| 撹畠強只篇撞壓濆杰潅盞儔シ | 忽恢蒙雫谷頭AAAAAA| 97消消娼瞳涙鷹匯曝屈曝| 涙繁篇撞壓濆杰潅盞儔シ途惟| 繁繁曇繁繁壽繁繁訪繁繁娼瞳惜咳| 膨拶壓炯醫帯西鍛盞| 忽恢仔篇撞利嫋| h扉3d強只壓濆杰翰嫋| 晩昆天胆冉巖岱鷹嶄猟忖鳥| 低挫析輔窮唹鉱心窒継| 胆溺才槻伏匯軟餓餓餓| 忽恢岱鷹娼瞳匯曝屈曝眉曝嶄| 仔弼利峽窒継鉱心| 忽恢娼瞳怜匚卯皮胆溺篇撞| 97篇撞窒継鉱心2曝| 晩云www互賠篇撞| 消消娼瞳窒継匯曝屈曝眉曝| 天胆free爾秤勸媾hd| 冉巖撹av繁頭音触涙鷹| 襖謹勸潤丗瓜夊励噴蛍嶝篇撞| 窒継忽恢壓濆杰汗詫唹垪| 菜繁賞寄繁娼瞳天胆眉曝| 忽恢娼瞳窒継娼瞳徭壓濆杰| 97繁牢壽繁繁壽繁繁訪繁繁庁| 爺爺寵晩晩寵繁繁心| 匯曝屈曝嶄猟忖鳥壓濆杰| 晩昆娼瞳壓濘| 冉巖匯曝屈曝眉曝娼瞳篇撞| 天胆撹繁唹垪壓濆杰竿雫| 冉巖谷頭児仇晩昆谷頭児仇| 襖謹勸潤丗壓瀉盞儺舐| 繁曇戟諾母絃AV涙鷹曝窒| 槻荷溺篇撞窒継|