ニューモニクス、満をeしてPCメモリーをまもなく量、90nmで128Mから
スイスに本社を構え、伊仏合弁のSTマイクロエレクトロニクスと櫂ぅ鵐謄襪箸旅臺朮饉劼任△襯縫紂璽皀縫スが、128Mビットの相変化メモリー(PCメモリー)を量する。現在、定ユーザーにエンジニアリングサンプルを配布中であるが、まもなくk般ユーザーにも配布できるようになる。90nmルールという実績のあるプロセスで設している。Qけには1Gビットも出したいとT気込んでいる。
ニューモニクスは、アイリーアクセスプログラムと}ぶ、システム設vやソフトウエア開発vのために最新情報を提供するホームページを立ち屬欧。PCメモリーの最新情報を提供する。今v、128MビットPCメモリーに関してはNDA(Non-disclosure agreement)をTぶことなく情報を読むことができる。
高aのリセットパルスでアモーファスになり電流は小さくなる
PCメモリーはカルコゲナイドT晶材料を加X・冷することでアモーファスXに変え、材料を流れる電流の変化、すなわちB^の変化をWして1、0を官させるメモリーである。嵜泙砲いてTCのメモリーセルのオレンジ色霾がカルコゲナイド材料(Ge2Sb2Te5)、u色陲ヒーターである。それぞれの屬伐爾霤填、下霤填砲嚢柔されており、電極間に電流を流しX・冷にするとい霾でしたようにアモーファスとなる。アモーファスでは電流は流れにくいが、T晶のXにすると流れるようになる。下図のように読み出し電圧を0.5V以内に設定すると、セット/リセットを判別できる。書き込みにはVth以屬療徹気魏辰┐。
アモーファスのリセットXではしきい値Vthをえるまでは電流は小さい
書き換えv数は実として10の15乗(1000兆v)度あると、ニューモニクス・ジャパン EBGジャパン霙垢粒兔j吾は言う。実際には10の10乗(100億v)から1、0のB^値がばらつき始めるため、量を考えて10の8乗(1億v)を峺造発めている。NANDフラッシュメモリーは1、0の幅が小さくなっていくため、書き換えv数は少ない。
書き換えサイクルの実は1000兆v
アレニウスの加]試xでは、110℃で10QもつというT果がuられている。性化エネルギーは2.6eVもあり、劣化しにくいという向をしている。
スケーリングのしやすさに関しては、40nmピッチで1平汽ぅ鵐租たり(6.45cm2)0.4Tビット(400Gビット)、20nmピッチでは同1.6Tビット、14nmピッチでは同3.3Tビットだと見積もっている。セルC積でDRAM、NANDと比較するとDRAMよりは小さく、NANDよりもjきい。ただし、微細化しにくいというわけではないという。
またフラッシュと同様、Hビット/セルの可性についても研|しており、はっきりとした4値のB^曲線をISSCC2008で発表しており、2ビット/セルは可Δ任△襪海箸鮨している。
ROM的な使い気鬚垢襯侫薀奪轡紊汎瑛諭PCメモリーの使い気箸靴RAMではなくROMとしての応を考えている。PCメモリーはフラッシュメモリーと同様、電源をオフにしても記憶Xが残る不ァ発性メモリーである。しかしフラッシュと違い、読み出し・書き込み]度はずっと]い。PCメモリーをサムスンはPCRAMと称しているが、RAM的な使い気世、書き換えv数は無限にZいため、実際的ではない。
応分野としては、フラッシュやDRAMの価格からみて、争のありそうなサーバー向けHDDのキャッシュメモリーとしてのがある。来のNANDフラッシュよりも高]なため、その効果はjきい。加えて、フラッシュがまだ高価な、コントローラ+ECC内泥瓮皀蝓爾き換えはありうる。位づけとしては、DRAMではできない不ァ発性、フラッシュなどのROMよりも高]であることをWし、j容量のプログラムなどもありうるとしている。
売り出すにはシリアルアクセスとパラレルアクセスの2|類をTする。シリアルアクセスは16ピンのSOPだが、パラレルアクセスは56ピンのTSOPか、64ピンのBGA。にパラレルは、余裕をeってNORにZい性Δ鯆鷆,垢襦F虻醯a度J囲は0〜70℃、書き換えv数は100万vしか保証しない。NORとの互換性を_した仕様となっている。これはマージンを科にeった仕様といえる。