Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

LSI・パッケージ・ボードの接情報をY化

半導LSIの機Δ篁斗佑まったらすぐに、ボンディングパッド(L)の配や形Xがまり、LSIパッケージ(P)のピン数・配がまり、実△垢襯廛螢鵐抜韶のパッド(B)の位までまれば、その後の配線設をパッケージとプリント基同時に開始できるようになる。このような同時設ができるLPB情報のYIEEE P2401がU定された。

図1 IEEE P2401Yフォーマットの要 出Z:JEITA EDA-TC LPB-WG

図1 IEEE P2401Yフォーマットの要 出Z:JEITA EDA-TC LPB-WG


LSI(L)、パッケージ(P)、ボード(B)の接情報がまり、配線設を同時にスタートできるようになると、タイムツーマーケット(Time to Market: T2M)が]縮する。それぞれの設情報は、LSIチップ、パッケージ、v路基ボードで異なるEDAツールを使ってきており、これらのツールを統合することはMしい。このため、それぞれの接情報を共通化しておけば、Q設vが情報交換でき、たとえTがあるとしてもjきく後戻りすることはなくなる。

今v、IEEE P2401のYフォーマットでは、JEITA LPBワーキンググループのLPBYフーマットとして、図1の5つのファイルフォーマットと語集が策定されている。

このように、LSIチップからボードまでの接情報をY化しておけば、ボード材料やコネクタ材料や形X、EDAツールによるLSI設のボンディングパッド情報など5つのフォーマットで表された形式のファイルをお互いに読み、接情報を共~できる(図2)。


図2 セットを作る屬陪接情報を共通化しT2Mを早める 出Z:JEITA EDA-TC LPB-WG

図2 セットを作る屬陪接情報を共通化しT2Mを早める 出Z:JEITA EDA-TC LPB-WG


情報共~ができれば、例えば、LSIチップをボード屬房△靴董√X解析をすることが素早くできる。この場合にはLSIのパッケージとボードとの接情報やa度分布解析シミュレータが要となるが、これまではA社のCADツールとB社のEDAツールの変換のトラブルや入作業にHjな時間がかかることがHかった。これまで2週間以屬かっていた作業が2日度で終わる場合もあるという。

的にLSIにハンダボールなどの接端子を設け、ボードに実△垢訃豺腓砲海譴5つのフォーマットが使われるが、その例を図3にす。EDA笋寮橙情報ネットリストN-Formatと、を管理するM-Formatは駘情報ではないため、図3では的に記述していない。しかし、実△垢襯船奪廚魏鮴呂靴燭蝓T情報をrり込んだりする場合には_要になる。


図3 Qファイルを使う例 出Z:JEITA EDA-TC LPB-WG

図3 Qファイルを使う例 出Z:JEITA EDA-TC LPB-WG


さらにセット、LSI、、後工ファウンドリなどさまざまな企業間での連携も可Δ如∪濕のエコシステムとでもいうべき仕組みが作れるようになる。今vのIEEEY格ができたことで、ワーキンググループは、今後IECでのY化も進めていきたいとしている。

(2016/01/07)
ごT見・ご感[
麼嫋岌幃学庁医 消消消消99娼瞳撹繁頭| 窒継娼瞳忽恢晩昆犯消消| 91爺鷲tv壷庁牽旋| 頃住videos娼瞳岱徨狭通篇撞| 消消忽恢怜匚匯曝屈曝牽旋| 天胆冉巖忽恢頭壓濂シ| 冉巖忝栽壓瀛啼| 娼瞳消消消嶄猟忖鳥匯曝| 忽恢眉雫晩恢眉雫晩云眉雫| 忽恢壓瀲賛╋触| 忽恢娼瞳撹繁va壓濆杰| 99娼瞳繁曇涙鷹廨曝壓瀛啼鞠 | 膨拶弼罩罩唹垪www| 仔弼谷頭壓濘| 忽恢娼瞳消消消消消冉巖唹篇 | 99篇撞娼瞳畠何壓濆杰| 撹繁卅繁楳課消消忝栽利篤盾井| 消消繁繁訪繁繁訪繁繁頭AV叫奨犯| 天胆xxxxxxxxxx菜繁| 冉巖天胆嶄猟忖鳥| 際際弼玻玻際際際際97| 怜匚訪訪編心5蛍嶝| 弼励励埖励埖蝕| 忽恢冉巖天胆晩昆冉巖嶄猟弼| 菜繁賞哨寄媾躯袋帽胆溺| 忽恢頭xxxxa頭忽囂斤易| 16溺來和中闇蝕涙孳飢窒継| 忽坪娼瞳消消消消消消消馴馴| gay揖來槻槻徭窒継殴慧| 姙槻666壓灑西鍛盞儿杰| 曾倖繁晩云窒継頼屁井壓濆杰1| 晩云励埖爺翆消消利嫋| 消消娼瞳窮唹垪| 恷除嶄猟忖鳥彿坿8| 冉巖繁撹利嫋壓濆杰看倏| 天胆爾秤匯曝屈曝眉曝篇撞| 冉巖娼瞳卅繁消消消消| 爾秤翆翆鎗埖爺| 繁劑壓濔瞳匯曝屈曝眉曝| 槻溺値倉涙孳飢窒継篇撞| 窒継鉱心來天胆寄頭涙頭|