Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

LSI・パッケージ・ボードの接情報をY化

半導LSIの機Δ篁斗佑まったらすぐに、ボンディングパッド(L)の配や形Xがまり、LSIパッケージ(P)のピン数・配がまり、実△垢襯廛螢鵐抜韶のパッド(B)の位までまれば、その後の配線設をパッケージとプリント基同時に開始できるようになる。このような同時設ができるLPB情報のYIEEE P2401がU定された。

図1 IEEE P2401Yフォーマットの要 出Z:JEITA EDA-TC LPB-WG

図1 IEEE P2401Yフォーマットの要 出Z:JEITA EDA-TC LPB-WG


LSI(L)、パッケージ(P)、ボード(B)の接情報がまり、配線設を同時にスタートできるようになると、タイムツーマーケット(Time to Market: T2M)が]縮する。それぞれの設情報は、LSIチップ、パッケージ、v路基ボードで異なるEDAツールを使ってきており、これらのツールを統合することはMしい。このため、それぞれの接情報を共通化しておけば、Q設vが情報交換でき、たとえTがあるとしてもj(lu┛)きく後戻りすることはなくなる。

今v、IEEE P2401のYフォーマットでは、JEITA LPBワーキンググループのLPBYフーマットとして、図1の5つのファイルフォーマットと語集が策定されている。

このように、LSIチップからボードまでの接情報をY化しておけば、ボード材料やコネクタ材料や形X、EDAツールによるLSI設のボンディングパッド情報など5つのフォーマットで表された形式のファイルをお互いに読み、接情報を共~できる(図2)。


図2 セットを作る屬陪接情報を共通化しT2Mを早める 出Z:JEITA EDA-TC LPB-WG

図2 セットを作る屬陪接情報を共通化しT2Mを早める 出Z:JEITA EDA-TC LPB-WG


情報共~ができれば、例えば、LSIチップをボード屬房△靴董√X解析をすることが素早くできる。この場合にはLSIのパッケージとボードとの接情報やa度分布解析シミュレータが要となるが、これまではA社のCADツールとB社のEDAツールの変換のトラブルや入作業にHj(lu┛)な時間がかかることがHかった。これまで2週間以屬かっていた作業が2日度で終わる場合もあるという。

的にLSIにハンダボールなどの接端子を設け、ボードに実△垢訃豺腓砲海譴5つのフォーマットが使われるが、その例を図3にす。EDA笋寮橙情報ネットリストN-Formatと、を管理するM-Formatは駘情報ではないため、図3では的に記述していない。しかし、実△垢襯船奪廚魏鮴呂靴燭蝓T情報をrり込んだりする場合には_要になる。


図3 Qファイルを使う例 出Z:JEITA EDA-TC LPB-WG

図3 Qファイルを使う例 出Z:JEITA EDA-TC LPB-WG


さらにセット、LSI、、後工ファウンドリなどさまざまな企業間での連携も可Δ如∪濕のエコシステムとでもいうべき仕組みが作れるようになる。今vのIEEEY格ができたことで、ワーキンググループは、今後IECでのY化も進めていきたいとしている。

(2016/01/07)
ごT見・ご感[
麼嫋岌幃学庁医 涙鷹av涙鷹爺銘彿坿利| 97壓瀛啼誼盞儿蝕鉱心| 天胆jizz40來天胆| 忽恢忽囂斤易匯雫谷頭| 91av壓澣舐| 溺舞丕雑皮桟距縮| 冉巖励埖鎗埖供禺で| 爾秤唹垪壓濆杰簡蛍嶝| 忽恢撹繁忝栽消消消消消| 999涙弼鷹嶄猟忖鳥| 弌鷲溺app2021井恷仟| 冉巖av喟消涙鷹娼瞳爺銘消消| 弼際際匯曝屈曝眉曝秉驚枳| 忽恢寔糞岱斤易娼科消消| 嶄晩昆天匯云壓濆杰| 恷仟忽恢怜匚娼瞳篇撞音触| 冉巖撹窮唹壓濆杰看倏| 楳楳楳卅繁弼忝栽消消| 寄秉航組望綻| 曾倖繁心議www篇撞窒継頼屁井 | 忽恢撹繁忝栽消消忝栽| 67pao膿薦嬉夛忽恢窒継| 晩云窒継娼瞳匯曝屈曝眉曝| 冉巖av涙鷹岱鷹壓濆杰| 天胆晩昆忽恢娼瞳| 嗽間嗽啣嗽寄嗽訪窒継篇撞殴慧| 醍狭a▲娼瞳涙鷹匯曝屈曝| 忽恢娼瞳9999消消消消鷲忸爽| 8090壓濆杰潅盞儿杰| 壓濆杰換恢匯曝| jux-222弋兆喇栂壓濆杰| 晩昆窒継鉱心篇撞| 冉巖av晩昆忝栽匯曝壓濆杰| 天胆來値住xxx菜繁値住| 冉巖及匯屈眉膨曝| 犯消消99唹垪| 繁曇涙鷹匯曝屈曝篇撞| 娼瞳消消消消消涙鷹繁曇犯| 忽恢壓濆裕娼瞳恢田| 天胆寄頭匯曝屈曝| 忽恢易某壓濆杰|