複数のエンジニアが同時にv路図入できるミクストシグナル設ツール
(sh━)メンター・グラフィックス(Mentor Graphics)社は、アナログとミクストシグナルの設ツールであるPyxisを発表した。これは来同社がICStationという@称で化していたアナログ設ツールを改良、v路のカスタマイズを~単にできるようにし直菘なGUIにえたもの。

図1 Pyxisv路図入画C 出Z:Mentor Graphics
Pyxis(ピクシスと発音)はv路図入とレイアウトやフロアプランを行うツールである。マニュアルなしで使えることを念頭にいている、と同社Deep Submicron Division, Product marketing managerのTom Daspit(hu━)は言う。このツールは設v路入とシミュレーションの設定やチェックが可Δ如△気蕕棒橙性を_したレイアウトエディターも含む。また、タイミングを考慮したラウター機Δ發△襦
デザインスケマティック(v路図)入画Cでは、優先度の高い機Δ岼未防戎(j┤)するようにしている。電気的なルールチェックはもちろん、寄攸濃劼鮓積もることもでき、レイアウトiのシミュレーションデータからv路図やレイアウト後のSPICEシミュレーションができ、デバッグをインタラクティブに行える。
にこのツール最j(lu┛)の長は、複数の設vがkつのセルで同時に設できることだ。設すべきエリアを定Iして設v同士が同じkつのデータベース屬如△修譴召貽瓜に設できるため、設時間の](m└i)縮になる。ローカル配線屬任皀哀蹇璽丱詛枩屬任癲O分が担当できる配線長のエリアさえ定Iすれば複数のエンジニアが同時に設できる。しかも、画Cにはチャットするウィンドウもあり、設しながらエンジニア同士でBができる。リアルタイムでBしながら設できるため、間違いの発擇筝躄鬚呂阿辰半なくなる。
図2 O分で設したいエリアを定Iする 出Z:Mentor Graphics
配配線に関しては、トランジスタ、セル、ブロック、チップというQ(ch┘ng)レベルでのアナログv路、ミクストシグナルv路の配線をO動的に行う。配線する時のU(ku┛)約を設けたルールボックスによって的なグローバル配線では混雑を解消し、細陲稜枩ではネットごとにl(shu┴)富なU(ku┛)約を設けた機構を使う。TSMCの28nmプロセス認定をpけている。
レイアウト終了後の検証では、メンターの検証ツールのCalibreがバックグラウンドで流れており、エラーを見つけるとすぐにT(l┐i)できるようになっている。
このツールを使ってファウンドリへ依頼するlだが、サポートされているHくのファウンドリを(li│n)べる屬法△修離ぅ鵐拭璽ペラビリティもしっかりサポートされている。湾のTSMCやUMCはもちろん、(sh━)国のIBMやGlobalFoundries、On Semiconductor、ドイツのXFABやLFoundry、f国のDongbu HiTekやMagnaChip、中国SMIC、イスラエルTowerJazzのQ(ch┘ng)ファウンドリ企業にサポートされている。加えて、メンターのPDK(Process Design Kit)だけではなくケイデンスのPDK(ただし 変換が要)やiPDKなどもサポートしている。デザインキットをこれからY化するためのOpenPDKにも参加しており、メンターはその設立メンバーでもある。
ちなみにこのPyxisとは、ラテン語でL(zh┌ng)の跚L(zh┌ng)に使う、「蛙鉾廖廖▲リシャ語で「小さな箱」をT味する言だという。また南の星座の@iで、(l┐i)式@称Pyxis Nautica(共に蛙鉾廚料T味)と}ぶ小さな星座もある。この星座は(l┐i)式@から次に](m└i)くなり、単にPyxisと}ぶようになったとしている。
図3 南の空に(d─ng)く星座 この真ん中にあるのがPyxis