Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(半導)

2極化するFPGA業c、低電・小模x場にラティスやシリコンブルーが躍

FPGA業cの2極化(参考@料1)の動きの、もうk(sh┫)の極に当たるのはローエンドないしミッドレンジx場である。ローパワーを長として2(d┛ng)のFPGAメーカーがRいきれなかったところである。ここにラティスセミコンダクター(Lattice Semiconductor)やシリコンブルー(SiliconBlue)といった(sh━)国の中ファブレスがRしている。

図1 Lattice Semiconductor 社CEOのDarin Billerbeck(hu━)

図1 Lattice Semiconductor 社CEOのDarin Billerbeck(hu━)


ラティスは、微細化は{い求めず、先端プロセスから1~2世代れた設ルールを使う。先端プロセスが28nmルールなのに瓦靴董▲薀謄スが使う設ルールは65nmプロセス。28nmではリーク電流がHすぎて低消J電設ができないからだ、と同社CEOのDarin Billerbeck社長は言う。同社のCPLDであるMACH O2-256は256個LUT(ルックアップテーブル)を集積し、その待機時の消J電はわずか19μWしかない。7000個のLUTを集積したMACH O2-7000でさえ230μWにとどまる。「だから当社は携帯機_(d│)x場にも食い込んでいる」(同(hu━))。

「戦S的画策定を終えた」(同(hu━))ばかりのラティスが狙うミッドレンジからローエンドx場の模は、2010Q時点で41億ドル、これが2015Qには55億ドルに成長すると見ている。今後5Q間のQ平均成長率は6.1%となり、プログラマブルロジックx場のQ平均成長率の6.5%とほぼ同じ。ちなみにプログラマブルロジックx場は2010Qの62億ドルから2015Qに85億ドルに成長すると予[されている(図2)。


図2 プログラマブルロジックのx場模予R 出ZLattice Semiconductor

図2 プログラマブルロジックのx場模予R 出ZLattice Semiconductor


シリコンx場を見ると携帯機_(d│)やコンピュータ、通信、噞機_(d│)、c擇覆匹気泙兇泙癖野があり、シリコン半導にRするだけでW定したj(lu┛)きなx場に食い込めるとBillerbeck社長は述べており、ハイエンドx場と思われがちな通信インフラx場にもラティスが食い込める分野がある(図3)。例えば、通信インフラに搭載するボード内のパワーマネージメント機Δ忙箸Αボードをスワップするのに電源を切らなくても済むようにボード屬療展擦魎しておきプラグ&スワップの時に、_要なv路をk時的にシャットダウンしておく。通信以外では、フラッシュメモリーの書き込み・消去に使うために高電圧を発擇気擦襯船磧璽献櫂鵐v路などにも使う。

ファブレス企業である同社はファウンドリとして日本のセイコーエプソンの(ji┌n)田工場と富士通の_工場を使っており、湾のTSMCは使っていないという。富士通のプロセス\術を高くh価しており、低消J電を{求する同社にとっては日本の2社はL(f┘ng)かせないとしている。


図3 パワーマネージメントを~使してボードの消J電を低コストで下げる

図3 パワーマネージメントを~使してボードの消J電を低コストで下げる


新しいx場を探ったり\術を開発したりするためのR&Dコストを、(l┬)C(j┤)を出した2009Qでさえも同社はほとんど削らなかった。2010Qの売り屬欧2億9780万ドルと53%成長し、営業W(w┌ng)益は5510万ドル、(sh━)国会基の純W(w┌ng)益は5710万ドルとなった。「負債はゼロ」(同(hu━))とキャッシュフロー経営を推し進めている。

小型化も{求するシリコンブルー
シリコンブルーもラティス社と同様、ロジックゲートの模は{求しないが、低消J電を{求する。ラティスと違うのは、チップサイズの縮小も{求することである。狙うx場を携帯機_(d│)に絞っているからだ。このため設ルールはラティスよりもk歩先を行き、現在40nmプロセスでプログラマブルデバイスを発表したばかり。同社のFPGAは不ァ発性メモリーをベースにしたモバイルFPGAと}ばれている。携帯電Bに要なアプリケーションプロセッサの周辺v路に使うコンパニオンICと位けている。

同社が狙う、ちょっとした携帯機_(d│)の分野にも秘められたx場がある。例えばe-Bookリーダーのメーカーが使おうとする電子インクディスプレイをサポートしていないアプリケーションプロセッサの周辺v路を設するとしよう。このe-Bookメーカーはいろいろなj(lu┛)きさのディスプレイに官させたいとしており、しかも光センサーやa(b┳)度センサーからのデータも処理したい場合には、センサーのI2Cバスを設け、そのアプリケーションプロセッサのインターフェースv路を集積したようなディスプレイコントローラを設する。外陬瓮皀蝓爾鮠W(w┌ng)し、そのメモリーにセンサー信(gu┤)に官するディスプレイドライブのパラメータを記憶しておく。j(lu┛)きさの違うディスプレイにも官できる。もちろん、タッチ入や文C(j┤)認識もDり込みたいというにも向く。

図4 シリコンブルー社CEOのKapil Shankar(hu━)

図4 シリコンブルー社CEOのKapil Shankar(hu━)


携帯機_(d│)狙いであるため、チップC積の縮小と共にパッケージC積の縮小も要なため、ウェーハレベルパッケージング(WLP)\術を使う。これまでの65nmプロセスを使ったiCE65ファミリ(400万個以崕于戞砲巴Tした3×3mm〜8×8mmまでのWLPパッケージを40nmプロセスの「ロサンゼルス」(500〜8000セル)と「サンフランシスコ」(3k〜24kセル)にも適していく(図5)。


図5 モバイルFPGAのロードマップ

図5 モバイルFPGAのロードマップ


同社CEOのKapil Shanker(hu━)は、「小さな電圧、低い消J電、小さなパッケージ、HいI/O数/mm2がわが社の長」だとしている。小さなチップC積でFPGAを実現できるのはSRAMベースのロジックではなく、(sh━)国の不ァ発性メモリーIPベンダーのキロパス(Kilopass Technology)社のライセンスをpけ、OTP(One time PROM)ベースのロジックを組んでいるためだ。OTPベースだとチップC積は小さく、かつ外陬瓮皀蝓爾く要もないため、トータルのボードC積が小さくなるというメリットがある。

ファウンドリとしては、湾TSMCの40nm低電(LP)YCMOSプロセスを使う。さらにWLPのパッケージは湾のASEを使っている。今後のロードマップとして2012Q以Tに28nmプロセスの「ポートランド」シリーズも画している。

参考@料
1. 2極化するFPGA業c、ザイリンクスとアルテラの2(d┛ng)はハイエンドへ (2011/04/27)

(2011/04/28)
ごT見・ご感[
麼嫋岌幃学庁医 撹瞳繁篇撞ww秘笥| 襖謹勸潤丗一巷片33蛍嶝| 忽恢涙孳飢嗽仔嗽訪壓濆杰| 99娼瞳忽恢互賠匯曝屈曝醍狭| 擦平膿独厘療慢議株某沃重| 冉巖AV及匯撹扉利| 天胆篇撞壓濆杰潅盞况醫| 窒継議谷頭利嫋| 析医煤泣挫祐挫嫻狹亜篇撞| 忽恢撹繁消消消娼瞳屈曝眉曝| 538壓濆杰簡啼| 爺銘´壓炯醫属耻編| 嶄忽坪仇谷頭窒継互賠| 晩云嶄猟忖鳥嗤鷹篇撞| 行逸厘性蝕性全万訥| 天胆賞寄菜繁hd| 冉巖及匯匈篇撞| 槻溺18鋤転転涙孳飢| 怜匚爺銘匯曝繁曇| 析兌倫篇撞壓濆杰| 忽恢郵絢篇撞匯曝屈曝| 忽恢斤易娼瞳缶爾匯曝屈曝| 忽恢娼瞳售售篇撞| 97消消娼瞳怜匚匯曝屈曝| 溺繁嫖揚斑槻繁猶| 匯云弼祇涙鷹音触壓濆杰| 涙繁篇撞壓濆杰潅盞儔シ途惟| 消消匚弼娼瞳忽恢喩麗| 恷仟忽恢眉雫壓濆杰寛賛| 冉巖忽恢娼瞳▲a壓濆杰 | 匚匚荷窒継篇撞| vvvv99晩昆娼瞳冉巖| 載仔載麟議篇撞壓濆杰| 嶄猟忖鳥及12匈| 晩晩夊匚匚夊際際夊| 消消匚弼娼瞳忽恢玻玻冉巖a| 恷除嶄猟忖鳥窒継mv壓瀛啼| 冉巖岱鷹触匯触屈触眉| 天胆壓濔瞳匯曝屈曝壓濆杰| 冉巖天巖嶄猟晩恢| 天胆値槻恂鞭篇撞|