Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(プロセス)

EUV時代が見えてきたか、IntelがASMLと歩調を合わせ10nmに照

EUV(Extreme Ultra Violet)リソグラフィ\術の現Xがらかになった。Intelは2013Qに14nmのトライゲートFETプロセスを導入するが、次の10nmノードでは193iとEUVのミックスになるだろうと予Rする。これはEIDEC Symposium 2013でらかにしたもの。

図1 EIDEC Symposiumで講演したIntel Krautschik(左)とASML Jenkins()

図1 EIDEC Symposiumで講演したIntel Krautschik(左)とASML Jenkins()


IntelのStrategic Technology Manager for Lithography & MicrosystemsのChristof Krautschik(図1左)は、2015Qには10nmノードの時代に入り、EUVがk雹箸錣譴襪箸慮気鮨した。このプロセスノードではS長193nmのArF]浸レーザを使った\術(193i)と比べ、コスト的にEUVの気~Wになるとする。

Intelでは22nmはもはや量レベルになっており、今Q導入される新しいマイクロプロセッサHaswellは22nmのトライゲートFETをWしている。Krautschikによると、2013Qまでには14nmのが登場するという。さらにその2Q後の2015Qに登場する10nmのは193iとEUVのミックスになるとしている。

これをХeするかのように、ASMLのStrategic Marketing担当VPのPeter Jenkins(図1)は、現在、13nm以下のプロセスをに研|しており、分解22nmのNEX3300B機でのテストを行っている。R&Dレベルでは、3.8nmのLWR(line width roughness)を維eしながら、パターンを露光する場合10nmノードを1vの照oできることが可Δ世箸いΑこれにはIntelのKrautschikも露光機同士でオーバーレイを検討すると、EUVと193iの間の気、193i露光機同士の場合よりもオーバーレイのバラつきは少なかったという実xT果だとしている。

攵を念頭に入れたASMLの研|では、55/時をデモし、来Qには70/時も野に入れている。光源の出は、2014Qに125W、2016Qに250Wをターゲットにし到達可Δ世蹐Δ噺ている。10nmノードでは、トリプルパターニングだとプロセスウィンドウが小さくなりすぎて攵がMしくなるとみている。

Intelは化学\幅レジストにも期待しており、線幅/線間隔(L/S)が16nm/16nmのパターンは露光後の後処理できれいなパターになることを確認している。

EUV\術は、露光機だけの問ではなく、マスクブランクスやパターン形成したマスク、レジスト、レジストベークによるアウトガスなどさまざまな問があり、これらはEIDECが解に向けてDり組んでいる。盜颪糧焼コンソシアムのSEMATECHもEIDECと同様、マスクの問にDり組んでいる。IMECはASMLと共同で露光機開発にしており、EUV開発は世cの協Uがようやく出来つつある。ではEIDECのマスクとレジストの進tをレポートする。(く)

(2013/05/22)
ごT見・ご感[
麼嫋岌幃学庁医 忽恢AV涙鷹廨曝冉巖AV范范| 爺銘а〔8壓炯醫属耡斛| 冉巖嶄猟忖鳥av壓爺銘| 槻伏才溺伏匯軟餓餓餓載祐篇撞 | 冉巖紗責曳壓| 賠絶鞭瓜慧崔play蛍揚匂| 壅侮泣赱穂捲赱湊寄阻槻弌| 築孟洋涙鷹坪符匯曝屈曝眉曝| 忽恢冥雑壓濔瞳匯曝屈曝| 69涙繁曝触匯触屈触| 爺爺爺爺爺爺孤| 匯雫忽恢仔弼頭| 闇蝕褒揚決髄序竃訪訪訪強蓑夕| 消消娼瞳忽恢99消消涙蕎音触| 天胆匯雫頭鉱心| 冉巖天胆撹繁匯曝屈曝眉曝| 際際忝栽消消消消忝栽弌傍利| 窒継互賠彿坿仔利嫋壓濆杰| 析望字怜匚娼瞳篇撞殴慧| 忽恢戴娼瞳匯曝屈曝眉曝篇撞弌傍 | 匚匚訪77777舎溺窒継心| 匯雫谷頭蒙雫谷頭忽恢| 涙鷹戟諾富絃2壓濆杰| 消消忽恢娼瞳窒継廨曝| 晩昆篇撞窒継匯曝屈曝眉曝| 冉巖匯曝涙鷹嶄猟忖鳥| 天胆撹繁娼瞳及匯曝| 冉巖娼瞳91壓| 働疏繁曇瓜菜繁消消娼瞳 | 挫物挫諸挫祐a雫頁窒継篇撞| 某沃岱狼双寄畠朕村| 撹定溺繁怜匚谷頭窒継心| 消消匯曝屈曝娼瞳忝栽| 晩云梓彫xxxx| 消消忽恢岱徨窒継娼瞳| 晩昆紗責曳匯云涙鷹娼瞳| 消消娼瞳忽恢峪嗤娼瞳66| 晩昆互賠匯雫谷頭| 消消忝栽際際忝栽消消97弼| 劾幽高嶄猟忖鳥| 冉巖va消消消玻玻玻消消爺銘|