Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(プロセス)

EUV時代が見えてきたか、IntelがASMLと歩調を合わせ10nmに照

EUV(Extreme Ultra Violet)リソグラフィ\術の現Xがらかになった。Intelは2013Qに14nmのトライゲートFETプロセスを導入するが、次の10nmノードでは193iとEUVのミックスになるだろうと予Rする。これはEIDEC Symposium 2013でらかにしたもの。

図1 EIDEC Symposiumで講演したIntel Krautschik(左)とASML Jenkins()

図1 EIDEC Symposiumで講演したIntel Krautschik(左)とASML Jenkins()


IntelのStrategic Technology Manager for Lithography & MicrosystemsのChristof Krautschik(図1左)は、2015Qには10nmノードの時代に入り、EUVがk雹箸錣譴襪箸慮気鮨した。このプロセスノードではS長193nmのArF]浸レーザを使った\術(193i)と比べ、コスト的にEUVの気~Wになるとする。

Intelでは22nmはもはや量レベルになっており、今Q導入される新しいマイクロプロセッサHaswellは22nmのトライゲートFETをWしている。Krautschikによると、2013Qまでには14nmのが登場するという。さらにその2Q後の2015Qに登場する10nmのは193iとEUVのミックスになるとしている。

これをХeするかのように、ASMLのStrategic Marketing担当VPのPeter Jenkins(図1)は、現在、13nm以下のプロセスをに研|しており、分解22nmのNEX3300B機でのテストを行っている。R&Dレベルでは、3.8nmのLWR(line width roughness)を維eしながら、パターンを露光する場合10nmノードを1vの照oできることが可Δ世箸いΑこれにはIntelのKrautschikも露光機同士でオーバーレイを検討すると、EUVと193iの間の気、193i露光機同士の場合よりもオーバーレイのバラつきは少なかったという実xT果だとしている。

攵を念頭に入れたASMLの研|では、55/時をデモし、来Qには70/時も野に入れている。光源の出は、2014Qに125W、2016Qに250Wをターゲットにし到達可Δ世蹐Δ噺ている。10nmノードでは、トリプルパターニングだとプロセスウィンドウが小さくなりすぎて攵がMしくなるとみている。

Intelは化学\幅レジストにも期待しており、線幅/線間隔(L/S)が16nm/16nmのパターンは露光後の後処理できれいなパターになることを確認している。

EUV\術は、露光機だけの問ではなく、マスクブランクスやパターン形成したマスク、レジスト、レジストベークによるアウトガスなどさまざまな問があり、これらはEIDECが解に向けてDり組んでいる。盜颪糧焼コンソシアムのSEMATECHもEIDECと同様、マスクの問にDり組んでいる。IMECはASMLと共同で露光機開発にしており、EUV開発は世cの協Uがようやく出来つつある。ではEIDECのマスクとレジストの進tをレポートする。(く)

(2013/05/22)
ごT見・ご感[
麼嫋岌幃学庁医 怜匚冉巖忽恢撹繁音触壓| 天胆晩昆忽恢撹繁互賠篇撞| 忽恢撹繁娼瞳怜匚屈眉曝襖謹勸| 消消消忽恢篇撞| 娼瞳忽恢匯曝屈曝眉曝AV來弼| 忽恢娼瞳及2匈| 嶄猟忖鳥晩昆娼瞳匯曝屈曝眉曝| 天胆h井壓濆杰| 冉巖天胆弼匯曝屈曝眉曝| 倫倫芙曝壓濆杰www| 忽恢天胆娼瞳匯曝屈曝眉曝-析税 忽恢天胆娼瞳匯曝屈曝眉曝-析税 | 昆忽撹繁壓瀛啼| 忽恢娼瞳徭恢田互咳壓濆杰| av涙鷹aV爺爺aV爺爺訪| 撹繁忽恢匯曝屈曝眉曝| 消消消消冉巖娼瞳涙鷹築孟| 晩昆娼瞳自瞳篇撞壓濆杰潅盞| 冉巖窒継繁撹篇撞鉱心| 娼瞳篇撞匯曝屈曝眉曝| 忽恢牽旋壓濆杰諌伺屈曝| 匯云寄祇紗責曳消消| 仟直痛卅窮唹窒継鉱心頼屁井| 消消爺爺夊際際夊匚匚avapp| 蒙仔蒙仔aaaa雫谷頭窒継心| 忽恢曝篇撞壓| 97消消忝栽娼瞳消消消忝栽| 晩云xxx→弼篇撞壓濆杰翰嫋| 消消宸戦峪嗤娼瞳18| 天胆MV晩昆MV忽恢利嫋| 冉巖忽恢撹繁娼瞳窮唹| 谷頭窒継鉱心議篇撞| 膨垂唹垪喟消壓濔瞳| 仁翌絹擬議蜘畜壓濆杰| 忽恢赴哇消消消消消消92| 91冉巖娼瞳及匯忝栽音触殴慧 | 冉巖忽恢撹繁忝栽| 天胆晩昆冉巖匯曝屈曝眉曝| 冉巖天胆晩昆忝栽消消| 胆忽冉巖撹定谷頭| 忽恢天胆消消匯曝屈曝眉曝| **來弼伏試頭谷頭|