Semiconductor Portal

» セミコンポータルによる分析 » \術分析

ワーストケース法より確に、モンテカルロより]時間にシミュレーション

プロセスのばらつきを来のベストケース/ワーストケースのモデルよりも確に、しかも局所的なばらつきはモンテカルロ法よりも高]にQするといった、「良いとこどり」の2世代統的バラツキ設ツールSolidoSTATを、開発したカナダのSolido Design Automation社がアジア企業に向け積極的な勢をかけている。

2005Qに設立したばかりのSolido社のは、プロセスのばらつきによるトランジスタのパラメータのばらつきをシミュレーションすることで、どのプロセスが最も敏感なのか、どのトランジスタが最も敏感なのかを瑤襪海箸できる。トランジスタやパターンの∨,鴃Tしたり、v路構成をTし、最適な設を行うことができる。


Silicon Phenomena Causing Process Variation


リソグラフィやエッチングなどプロセスのバラつきがあると、そのウェーハに渡る統的なばらつきはさらに広がる。加えて、トランジスタやコンタクトなどがZづくことによる影xもある。これらすべてをシリコンに焼きけると最初のプロセスのばらつきからシリコン屬里个蕕弔はjきくなってしまう。このため、当初狙っていたスペックのJ囲に収まらなくなり、歩里蠅低下する。シミュレーションでプロセスばらつきをできるだけ確にしかも]時間で見積もりたい。

Solidoは、SolidoSTATシミュレータのアルゴリズムについてはらかにしないが、ベルギーj学で研|したエンジニアが開発したものであり、インテリジェントデータマイニングをWし、シミュレーションを何vか繰り返し実行するという。


Solido社社長兼CEOのAmit Gupta

Solido社社長兼CEOのAmit Gupta

トランジスタレベルのばらつきを解析するため、デジタルLSIだけではなくミクストシグナルやアナログLSIにも~効であるとしている。設時間を]縮できるだけではなく、バラツキをワーストケースで考える要がないため、消J電は10~15%削できると、同社社長兼CEOであり共同創立vでもあるAmit Guptaは語る。トランジスタやブロックのレイアウトを最適化できるためC積も同じ度削できると同はける。

ごT見・ご感[
麼嫋岌幃学庁医 怜匚dj壓濆杰潅盞儻瀁縱斛| 忽恢菜弼某沃壓濆杰艦| 消消楳課冉巖AV涙鷹醍狭| 天胆互賠弼篇撞壓濂シ| 玻玻玻忝栽冉巖| 消消消涙鷹娼瞳怜匚| 槻峨溺和悶篇撞| 忽恢xvideos忽恢壓| 忽恢91窒継壓濆杰| 忽恢娼瞳及1匈| 99壓濔瞳篇撞壓濆杰| 唹咄枠傑溺繁aa続弼彿坿| 消消消消冉巖娼瞳涙鷹利峽| 剋竹娼瞳忽恢廨曝91壓| 冉巖天巖av涙鷹廨曝| 槻溺階雫仔aaa寄頭窒継| 触宥強只娼瞳匯曝屈曝眉曝| 築蕚壓濆杰潅盞儻瀁| 忽弼爺秣枳格啼妓瀁縱斛| 眉屯旨尖徨壓濂シ| 晩云繁撹強只利嫋壓濆杰| 冉巖av戟諾母絃壓濂シ| 娼瞳繁曇VA竃轟嶄猟忖鳥| 忽恢匯雫娼瞳互賠匯雫谷頭| 仔利壓濆杰潅盞| 忽恢寔糞戴糞箭| www.晩昆壓| 晩昆天胆壓濔瞳| 冉巖繁窒継篇撞| S弥單瓜巷盃係窮唹| 忽恢天胆晩昆娼瞳a壓濆杰| 87牽旋窮唹利| 恢匯屈眉坪符壓濘監| a雫仔弼匯雫頭| 飜飜頁溺寄伏昆只窒継心| 嶄猟忖鳥匯曝屈曝眉曝晩昆娼瞳| 晩云岱尖戴頭壓濆杰翰峽| 消消娼瞳忽恢99忽恢娼裕| 恷仟井爺銘嶄猟壓濆挈| 冉巖匯曝涙鷹嶄猟忖鳥岱鷹| 易某沃胆溺俤俤只鮫|