Semiconductor Portal

» セミコンポータルによる分析 » \術分析

PCI Express 2.0官のロジアナを日本テクトロニクスが発売

日本テクトロニクスは、高]シリアルインターフェースのkつであるPCI Express 2.0に官したロジックアナライザを開発した。バージョンが2.0に屬ったことからデータレートは来の2.5Gbpsから5.0Gbpsに高]化した。加えて、ダイナミックにデータレートを変えたり、送信・p信のペアのレーン数を1本、4本、8本、16本とダイナミックに変えられるという柔軟性がある。

岼盟悗世韻鯑Dり扱うプロトコルアナライザではPCI Express 2.0に官したがあるものの、ロジアナと違い駘層のデバッグはできない。今vのロジアナでは例えば、オシロスコープをTして、時間軸のオシロのアナログデータと、ロジアナのデジタルデータを時間的に相関とることで駘層をデバッグできる。複数のレーンにおいて時間相関をとったデバッグも可Δ任△襦

この新TLA7S08およびTLA7S16のロジックアナライザには、モジュールを2搭載できるポータブル型と、6のモジュールを搭載できるベンチトップ型のがある。このプラットフォームに搭載するTLA7Sシリーズのモジュールは、8または16レーンのがある。^真は、8レーンおよび16レーンに官するモジュール。


PCI Express 2.0官のロジアナ


高]シリアルインターフェースであるPCI Expressでは、差動信、離撻△1レーンとして、1レーンあたり最高2.5Gbpsのデータレートをeち、送信・p信を分`した二_擬阿鬚箸襦9膽で最高5Gbpsとなる。この1レーンを複数レーンJねたのがリンクである。Jねるレーンの数が1本の場合は×1、4本なら×4などと表する。

PCI Express 2.0では、このレーンの幅をダイナミックに変えられる。例えば高]動作時には8レーンを使い、]度がそれほどいらない場合には4レーン(×4)にダイナミックに落として消J電を下げるということが行われる。その逆ももちろんある。そのような動作がしく行われているかを検証するためにこのアナライザを使う。

このは消J電を下げるため、高]性が要ない場合にはデータレートを下げたり、使わないレーンがあると停Vさせたりしている。レーンが停VしているアイドルXではレーンの消J電はきわめて小さい。メッセージが入り動作を復帰する場合のいわゆるレイテンシは、12パケットだという。つまり、12パケット後にビットロックをDuしてデータを表する。

価格は、16レーン官のTLA7S16型シリアルアナライザが税別938万、8レーン官のTLA7S08型アイリアルアナライザが688万。

ごT見・ご感[
麼嫋岌幃学庁医 忽恢忝栽消消消消麹弼 | 消消忽恢娼瞳消消| 天胆決髄恂鞭xxxxx互咳| 亜喘薦泣忽恢狹酔壓濆杰| 菜繁賞哨寄媾天胆易絃| 忽恢娼瞳母溺篇撞匯曝屈曝| japanese晩云擦平互咳| 撹定繁壓瀉盞竸簡啼| 消消爾秤忝栽利| 天胆匯曝屈曝眉曝忝栽弼篇撞 | 冉巖娼瞳涙鷹消消谷頭| 娼瞳忽恢冉巖及匯曝屈曝眉曝| 忽恢岱徨戴娼瞳涙鷹鷹廨曝| 翆翆弼壓濂シ| 忽恢胆溺a恂鞭寄頭窒継| chinese岱徨戴xxxx篇撞殴慧| 撹繁涙鷹窒継匯曝屈曝眉曝| 消消消消冉巖av撹繁利繁繁罷周 | 課櫪篇撞壓濆杰18| 忽恢晩恢互賠天胆匯曝| 18鋤胆溺黛悶涙孳飢利嫋| 壓瀛啼宜恢利峽低峡議壓瀛啼| 匯雫恂a谷頭窒継篇撞| 撹定溺繁a谷頭窒継篇撞| 消消繁繁訪繁繁訪繁繁av叫奨犯 | 撹繁怜匚嗽間嗽啣嗤寄| 消消消消冉巖AV撹繁利繁繁利嫋| 晩昆仟頭壓濆杰| 冉巖av嶄猟涙鷹岱繁戴| 天胆壓瀛啼偽曝| 冉巖天胆忽恢娼瞳頼屁井| 際際弼玻玻際際際際弼宅忝栽| 巷住概貧瓜的序恠音強| 娼瞳涙鷹忽恢徭恢田壓濆杰潅| 忽恢匯曝屈曝眉曝忽恢娼瞳| 真影罷周app| 忽恢壓濂賛篇撞| 醍狭va壓濔瞳窒継殴慧| 忽恢返字壓濂シ| 晩云仔弼弌篇撞壓濆杰| 忽恢娼瞳消消消消9999|