Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

AIの積和演Qに小さなDSPを数個並べたIPコアが々登場

ディープラーニングのニューラルネットワーク行`演Qに並`DSPv路をWするIPがCEVAにき、Flex Logixからも出てきた。エッジAIチップに集積するためのIPコアである。ニューラルネットの演Qでは8ビットや16ビットのように小さな積和演Q(MAC)が適しているため、小さなDSPをj量に集積している。

ニューラルネットワークでは、基本的に1個のニューロンに積和演Q(データ×_み)がH数ぶら下がるH入1出のパーセプトロンをモデルにしている。ただし、出が1つでもH数のニューロンにデータを伝達していくため、電子v路のファンアウト出が出ているようなモデルを使っている。このため、AIチップやIPv路では、積和演Q(MAC: Multiply Accumulation)をH数並べた構]をしている。元々GPU(グラフィックスプロセッサ)にはMACが集積されており、しかも並`と言えるほど小さなGPUコアが集積されているため、NvidiaのGPUがニューラルネットワークの演Qによく使われている。

しかし、MACを集積している点ではDSPも同じだ。DSPは積和演Q専のマイクロプロセッサだからである。ただし、これまでのDSPは、演Q@度を_するため、32ビットを基本の単@度として64ビットの倍@度などの@密な演Qに向けられていた。DSPは、FFT(高]フーリエ変換)などのような通信モデム演Qに向いていた。しかし、AIニューラルネットワークに使うニューロンモデルでは、高@度よりも小さなMACを常にH数並べる気向いている。このため、8×16ビットとか7×7ビットのような小さなDSPをニューロンの数だけj量に集積している。

もともとDSPコアをセールスポイントとしてきたIPベンダーのCEVAは、最ZAI向きの小模・j量のDSPv路を並べたIPコアを先行してリリースしてきた。O動運転Zなど画鞠Ъ韻里茲Δ扮では、@のDSPというよりは画機Ρ誼のDSPコアとしてCEVA-XM4や、さらに映気叛@ディープラーニングのDSPコアとしてCEVA-XM6がある。6月には、ドローンやロボット向けのAI SoCを設している中国のファブレス半導メーカーArtosyn Microelectronicsにライセンス供与したと発表している。


図1 Flex LogixのAIIPコアEFLX4K AIシリーズには数個の小さなDSPを集積 出Z:Flex Logix Technologies社

図1 Flex LogixのAIIPコアEFLX4K AIシリーズには数個の小さなDSPを集積 出Z:Flex Logix Technologies社


これに瓦Flex Logix Technologies社がリリースしたAIIPコア(EFLX4K AIシリーズ)は、数個のDSPコアとU御v路を集積しており、ニューラルネットワーク演Q専のv路となっている。CEVAのようなDSPコアを主としてきた企業と違い、Flex Logixは組み込みFPGA(eFPGAと}ぶ)を主としてきた。そのアーキテクチャは、H数のDSPコア+FPGAのIPコアとなっている。

AIのアルゴリズムでは、今は画気箟鞠Ъ韻箍嗣m認識のようなパターン認識にR`が集まっているため、Qみ込みニューラルネットワークに適したMACv路がHされてきた。しかし、ディープラーニングのニューラルネットワークは人間のjN皮をモデル化したもので、jN皮は覚や聴覚、行動U御、言語認識などをつかさどる組Eと言われている。Nはそれ以外にもストーリー性のあるエピソードを記憶しているL[や、}Bや身の運動を@緻にU御する小Nなど他の組EもHい。今後、Nをどのようにモデル化するかによって、ニューラルネットワークのモデルだけが適しているとは限らない。どのようなモデルにも専v路で表現できるデバイスがFPGAであるから、アルゴリズムやそのU御をv路で表現するFPGAを残したうえで並`のDSPを集積したデバイスは今後も擇残る可性は高い。

今vFlex Logixがライセンス可ΔIPコアとしてリリースしたEFLX4K AI eFPGAコアは、8ビットのMACや16ビットMACをOyに構成可Δ砲覆辰討り、例えば16×8ビットなども可Δ任△襦EFLX4K AIコアは16nmプロセスなら441個の8ビットMACをeつ1.2平mmのコアとなり、1GHzで動作する。MAC演Qのスピードは、ワーストケースで441 GMAC/秒のスループットをeつ。7×7ビット構成にすると22 TMAC/秒という性Δuられるとみている。IPコア内の配線には同社のXFLX配線\術を使ってC積効率が高く、かつ再構成可Δv路を構成できるという。

このIPコアを使ってSoCを設する場合には、EFLX Compilerが使え、JTのソフトウエアフローがサポートしている。このコアは6〜8ヵ月あればどのようなプロセスへもインプリメントできるという。Flex Logixは元東のエンジニアだった古册が日本法人の社長をめる会社。

(2018/07/06)
ごT見・ご感[
麼嫋岌幃学庁医 忽恢冉巖匯曝屈曝返字壓濆杰 | 撹定溺繁篇撞利嫋窒継m| 冉巖忽恢怜匚窮唹壓瀏訖| 娼瞳消消消消消翆翆| 涙鷹繁曇娼瞳匯曝屈曝眉曝築孟 | 爺爺篇撞爺爺訪| 戟諾溺惣肖議壷引嫖蝕篇撞| 恷仟嶄猟忖鳥窮唹窒継鉱心| 冉巖天胆岱晩昆岱忽恢| 易某卯習18鋤匯曝屈曝眉曝| 膨拶按壇喟消8848壓灑惟| 醍狭指社篇撞曝匯曝屈| 忽恢娼瞳冉巖膨曝壓濆杰| 97弼戴夕頭97忝栽唹垪| 挫虚弼楳楳楳忽恢壓濆杰| 嶄猟忖鳥.com| 晩云匯曝屈曝眉曝壓濆杰| 消消楳課窒継91瀑宜杰鑑晶| 天胆撹繁娼瞳及匯曝屈曝眉曝| 冉巖篇撞壓濆杰寛賛| 娼瞳秉斤斛濆杰潅盞| 忽恢互賠篇撞壓| h弌篇撞壓濆杰| 梨喃課篇撞www| 消消99娼瞳消消消| 晩昆冉巖及匯匈| 冉巖AV涙鷹消消| 天胆住a天胆娼瞳島邦| 冉巖天胆晩昆娼瞳| 握秤抵及匯胎務com互賠窒継| 窒継利嫋心v頭壓瀟秉| 胆溺寄楚楊娼壓濆杰456| 忽恢岱鷹匯曝屈曝眉曝訪訪訪| 菜繁賞哨寄媾天胆易絃| 忽恢寔糞戴屎壓殴慧| 18鋤胆溺黛悶涙孳飢利嫋| 忽恢秉狭恢娼瞳裕壓| AAAA雫富絃互咳寄頭壓濆杰| 挫槻繁壓濾臟www| 匯雫谷頭嶄猟忖鳥| 撹繁嶄猟忖鳥壓|