Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

AIの積和演Qに小さなDSPを数個並べたIPコアが々登場

ディープラーニングのニューラルネットワーク行`演Qに並`DSPv路をWするIPがCEVAにき、Flex Logixからも出てきた。エッジAIチップに集積するためのIPコアである。ニューラルネットの演Qでは8ビットや16ビットのように小さな積和演Q(MAC)が適しているため、小さなDSPをj量に集積している。

ニューラルネットワークでは、基本的に1個のニューロンに積和演Q(データ×_み)がH数ぶら下がるH入1出のパーセプトロンをモデルにしている。ただし、出が1つでもH数のニューロンにデータを伝達していくため、電子v路のファンアウト出が出ているようなモデルを使っている。このため、AIチップやIPv路では、積和演Q(MAC: Multiply Accumulation)をH数並べた構]をしている。元々GPU(グラフィックスプロセッサ)にはMACが集積されており、しかも並`と言えるほど小さなGPUコアが集積されているため、NvidiaのGPUがニューラルネットワークの演Qによく使われている。

しかし、MACを集積している点ではDSPも同じだ。DSPは積和演Q専のマイクロプロセッサだからである。ただし、これまでのDSPは、演Q@度を_するため、32ビットを基本の単@度として64ビットの倍@度などの@密な演Qに向けられていた。DSPは、FFT(高]フーリエ変換)などのような通信モデム演Qに向いていた。しかし、AIニューラルネットワークに使うニューロンモデルでは、高@度よりも小さなMACを常にH数並べる気向いている。このため、8×16ビットとか7×7ビットのような小さなDSPをニューロンの数だけj量に集積している。

もともとDSPコアをセールスポイントとしてきたIPベンダーのCEVAは、最ZAI向きの小模・j量のDSPv路を並べたIPコアを先行してリリースしてきた。O動運転Zなど画鞠Ъ韻里茲Δ扮では、@のDSPというよりは画機Ρ誼のDSPコアとしてCEVA-XM4や、さらに映気叛@ディープラーニングのDSPコアとしてCEVA-XM6がある。6月には、ドローンやロボット向けのAI SoCを設している中国のファブレス半導メーカーArtosyn Microelectronicsにライセンス供与したと発表している。


図1 Flex LogixのAIIPコアEFLX4K AIシリーズには数個の小さなDSPを集積 出Z:Flex Logix Technologies社

図1 Flex LogixのAIIPコアEFLX4K AIシリーズには数個の小さなDSPを集積 出Z:Flex Logix Technologies社


これに瓦Flex Logix Technologies社がリリースしたAIIPコア(EFLX4K AIシリーズ)は、数個のDSPコアとU御v路を集積しており、ニューラルネットワーク演Q専のv路となっている。CEVAのようなDSPコアを主としてきた企業と違い、Flex Logixは組み込みFPGA(eFPGAと}ぶ)を主としてきた。そのアーキテクチャは、H数のDSPコア+FPGAのIPコアとなっている。

AIのアルゴリズムでは、今は画気箟鞠Ъ韻箍嗣m認識のようなパターン認識にR`が集まっているため、Qみ込みニューラルネットワークに適したMACv路がHされてきた。しかし、ディープラーニングのニューラルネットワークは人間のjN皮をモデル化したもので、jN皮は覚や聴覚、行動U御、言語認識などをつかさどる組Eと言われている。Nはそれ以外にもストーリー性のあるエピソードを記憶しているL[や、}Bや身の運動を@緻にU御する小Nなど他の組EもHい。今後、Nをどのようにモデル化するかによって、ニューラルネットワークのモデルだけが適しているとは限らない。どのようなモデルにも専v路で表現できるデバイスがFPGAであるから、アルゴリズムやそのU御をv路で表現するFPGAを残したうえで並`のDSPを集積したデバイスは今後も擇残る可性は高い。

今vFlex Logixがライセンス可ΔIPコアとしてリリースしたEFLX4K AI eFPGAコアは、8ビットのMACや16ビットMACをOyに構成可Δ砲覆辰討り、例えば16×8ビットなども可Δ任△襦EFLX4K AIコアは16nmプロセスなら441個の8ビットMACをeつ1.2平mmのコアとなり、1GHzで動作する。MAC演Qのスピードは、ワーストケースで441 GMAC/秒のスループットをeつ。7×7ビット構成にすると22 TMAC/秒という性Δuられるとみている。IPコア内の配線には同社のXFLX配線\術を使ってC積効率が高く、かつ再構成可Δv路を構成できるという。

このIPコアを使ってSoCを設する場合には、EFLX Compilerが使え、JTのソフトウエアフローがサポートしている。このコアは6〜8ヵ月あればどのようなプロセスへもインプリメントできるという。Flex Logixは元東のエンジニアだった古册が日本法人の社長をめる会社。

(2018/07/06)
ごT見・ご感[
麼嫋岌幃学庁医 析徨唹垪怜匚戴返字壓濘| av谷頭壓濘| 恷除厚仟嶄猟忖鳥及匯窮唹| 窒継va壓濆杰| 鴪鮟消犯娼瞳篇撞壓濆杰| 天巖胆母溺岱嗽戴av唹頭| 繁曇富絃娼瞳廨曝來弼AV| 昆忽牽旋匯曝屈曝胆溺篇撞| 撹繁喟消窒継牽旋篇撞利嫋| 消消忝栽娼瞳音触匯曝屈曝| 天胆爾秤及1匈| 窒継va繁撹篇撞利嫋畠| 胆溺闇蝕揚斑槻伏涌訪利嫋| 忽恢怜匚娼瞳匯曝屈曝眉曝| 來右牽娼瞳擬砂| 忽恢彿坿壓瀉盞儿杰| 匯倖弼忝栽互賠壓濆杰| 天胆忽恢壓瀛啼| 冉巖析母溺@TubeumTV| 仔繁撹a強只頭窒継利嫋| 忽恢娼瞳晩云匯曝屈曝壓濂シ| h扉3d強只壓濆杰翰嫋| 撹繁忽坪娼瞳消消消消匯曝| 消消窒継心篇撞| 恷除嶄猟忖鳥窒継mv篇撞7| 冉巖忽恢晩昆溺繁aaaaaa谷頭壓| 襖謹勸潤丗壓炒侘| 窒継繁撹篇撞壓濆杰翰嫋| 胆忽凩佛janacova| 忽恢岱xxxxx97忽囂斤易| 仔弼匯雫篇撞利| 忽恢天胆晩昆匯曝屈曝眉曝壓| 18溺繁邦寔謹窒継互賠谷頭| 忽坪娼瞳消消消消卅繁av| a雫撹繁谷頭頼屁井| 挫槻繁鉱心窒継篇撞殴慧畠鹿| 晩云岱絃bbwbbw| 励埖忝栽弼翆翆唹垪壓濆杰| 天胆來値住xxxx岱寄住| 冉巖天巖晩恢忽鷹屈曝遍匈| 襖謹勸潤丗梓彫|