Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

組込MRAM向けIPをフランスのベンチャーがライセンス提供

フランスの半導IPベンチャーのeVaderis社は、組み込みMRAMのIPを開発、それを集積したマイクロコントローラ(マイコン)をスロベニアのBeyond Semiconductorが設、このほどテープアウトを終えた。IoTやウェアラブルのような低消J電を狙う。

eVaderis社は、MRAMベースに最適化された組み込みシステムとメモリコンパイラのIPをライセンス提供するベンチャーで、フランスのグルノーブルを拠点とする。最新のe構]のスピン転送トルク(STT)型のM(Magnetoresistive)RAMやReRAMなど不ァ発性メモリを、組み込みシステムに集積するIPソリューションを提供する。低消J電で高性Δ壁ァ発性メモリコンパイラやロジックライブラリ、サブシステムを提供し、チップへの集積化をмqする。

同社は、CMOS\術と、MRAMやReRAMのような不ァ発性メモリを組み合わせることで、さまざまなアーキテクチャやソフトウエアを開発し、効率よくデータやコード、ステート、構成などを顧客のチップ内で管理できるようにする。最も単純なロジックセルからサブシステムやプロセッサまでをカバーする。これらの開発をмqするため、eVaderisは、専のデザインフローソフトウエアをeち、IPの收と保証と共に、\術や設の解析をмqする。

今vの開発デモでは、ベルギーのIMECからSTT-MRAM\術のライセンス供与をpけ、Beyond Semiconductorの新MCUに集積し、高]の書き換え動作と低消J電での不ァ発性動作を確認する。さらにGlobalFoundriesの低電CMOSプロセスを使って]できるように設した。

このMRAMベースのメモリ中心のMCUのテープアウトしたことで、当社の\術の^a度合いをすことができた、とCEO代理で\術およびマーケティング担当のVirgile Javerliacは述べている。

今vのオンチップメモリ容量は3Mビットで、これらのメモリをチップ内で異なるインスタンスを通して、チップに分配している。つまり、ワーキングメモリからコンフィギュレーションメモリ、ステート保e、コード実行、データストレージに渡るインスタンスである。eVaderisのメモリIPアーキテクチャは、コンパイラフレンドリーに構築されているという。これによってチップメーカーは]い開発期間で組み込みメモリを設できる。

このIPを40nm以下の攵ラインをeつ半導メーカーにライセンスしていくという。

参考@料
1. eVaderis Completes Tape-Out of Innovative MRAM-Based, Memory-Centric MCU Demonstrator for Next-Generation IoT Applications 2018/01/02

(2018/01/09)
ごT見・ご感[
麼嫋岌幃学庁医 冉巖sss忝栽爺銘消消消| 忽恢匯雫仔谷頭| 9消消宸戦峪嗤娼瞳忽恢| 撹定溺繁谷頭窒継殴慧篇撞m| 岱繁戴嶄猟忖鳥壓濂賛利嫋| 谷頭利嫋壓濆杰| 窒継互賠晩云嶄猟| 弼圀忽恢醍狭匯娼瞳匯AV匯窒継| 忽恢爾秤窮唹忝栽壓濘| 91牽旋壓濆杰簡啼| 溺繁闇和帥斑槻繁涌欺訪| 嶄忽忽恢撹繁娼瞳消消| 晩云強只仔鉱心窒継利嫋| 励埖蝕伉殴殴利| 天胆來値住xxxx窒継心築孟| 繁繁翆翆弼忝栽励埖及膨繁弼佼| 娼瞳涙鷹匯曝屈曝眉曝握圀| 忽恢匯雫匯頭窒継殴慧i| 醍狭惚恭忽恢91壓濕瞳| 忽恢娼瞳窒継娼瞳徭壓濆杰 | 蒙雫谷頭www| 窒継利嫋心v頭壓a| 胆溺黛窒継鉱心利嫋| 忽恢岱壓濆杰簡啼| 互賠天胆匯曝屈曝眉曝| 忽恢自瞳壓濆杰簡啼| 楳嚔赤天胆篇撞| 忽恢弼忝栽消消涙鷹嗤鷹| 99娼瞳嶄猟忖鳥| 爺爺夊匚匚夊爺孤爺孤2020| 匯曝屈曝眉曝壓瀛啼飢シ| 撹繁忝栽忽恢岱壓| 消消99娼瞳消消| 晩云擦平xxx| 消消娼瞳窒継畠忽鉱心忽恢| 恷除嶄猟忖鳥mv窒継篇撞| 冉巖匯雫窒継谷頭| 天胆冉巖忽恢晩昆| 冉巖唹篇匯曝屈曝| 天胆晩昆撹繁壓| 冉巖天胆晩昆忽恢忝栽|