Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

カーエレ向けSoCの26262格とW性を確保するIP/ツール

カーエレクトロニクスの機WISO26262やASILを満たすSoCを設することがMしくなってきた。人や白線、障害顱交通Y識などの認識アルゴリズムは演Q処理がj変になる屬法SoCで実現する場合にはレイアウトやタイミング設が複雑になる。さらに、W格を満たさなくてはならない。機Wを容易に実△任る\術を、盜颪肇ぅ織螢△離戰鵐船磧ArterisとYogitechの共同チームが発表した。

図1 Arterisのeつセキュアなv路を確保するインターコネクトIP 複雑なSoCのCPUやDSP、GPUなど_要なIPとのやりDりには要になる 出Z:Arteris

図1 Arterisのeつセキュアなv路を確保するインターコネクトIP 複雑なSoCのCPUやDSP、GPUなど_要なIPとのやりDりには要になる 出Z:Arteris


盜颪Arteris社は、セキュリティを確保しなければならないv路と、その要のないv路に分け、セキュリティを確保しなければならないv路には誤りルやパリティチェックなどを設けるインターコネクトファブリックIPの会社(参考@料1)。複雑なSoC内を流れるデータをセキュアにしたい場合には、データがこのファブリックIPを通るように設する(図1)。

イタリアのYogitech(ヨジテックと発音)は機W検証ツールfaultRobustを}Xけている会社である。SoCをいくつかのブロックに分割、それぞれのブロックごとの故障分布をO動的にQする。Qブロックのリスクの推定とソフトウエアのW要PSTL(ソフトウエアテストライブラリ)や、ソフトウエアのコーディングなどを行うため、広いJ囲に渡って故障R入を行い、Wを検証する。STLで達成可Δカバー率と推定e険度を検出する。

両社が戦S的パートナーシップを組むということは、セキュリティを確保し、かつ機W格ISO26262をはじめとする格を満Bするアーキテクチャを内鼎靴SoCを設したいファブレスやIDMなど半導メーカーにとっては設を楽にしてもらえるというT味だ。


図2 ArterisとYogitechの提携によりWでISO26262に拠したSoCの設が楽になる 「fRSVC_FlexNoC」が入}可Δ砲覆襪里2015Q11月の予定 出Z:Arteris & Yogitech

図2 ArterisとYogitechの提携によりWでISO26262に拠したSoCの設が楽になる 「fRSVC_FlexNoC」が入}可Δ砲覆襪里2015Q11月の予定 出Z:Arteris & Yogitech


YogitechがW性ドキュメンテーションパッケージをArterisのIPに/△垢襪海箸如ArterisのIPと、Yogitechのツールを採り入れたSVC(W性検証コンポーネント)である、「fRSVC_FlexNoC」を使って、ISO26262に拠したSoCを設できるようになる。ArterisのW性ドキュメンテーションが完成するのは2015Q8月、そのiの原案ができるのは5月になる予定。「fRSVC_FlexNoC」がk般x場に入}できるのは2015Q11月になる予定である。


参考@料
1. 高集積は設\術も困Mに:設ツール〜EuroAsia 2014 (2) (2014/10/17)

(2015/04/15)
ごT見・ご感[
麼嫋岌幃学庁医 冉巖娼瞳匯曝屈曝眉曝膨曝岱鷹 | 撹繁槻溺利18窒継篇撞| 忽恢娼瞳VA壓濆杰肝淆覯賛 | 谷頭壓濘潅盞儖| 嗽間嗽諸嗽物嗽訪a篇撞| 禪枷晩云眉雫繁絃眉雫99| 忽恢娼瞳忽恢冉巖娼瞳心音触 | 天胆91娼瞳消消消消利窒継| 冉巖娼瞳忽恢及1匈| 娼瞳冉巖忝栽壓澣斷伺| 忽恢怜匚篇撞互賠| 69銘壓濆杰| 忽恢階雫岱咸篇撞殴慧窒継| jlzzjlzz冉巖jzjzjz| 撹定繁窒継利嫋壓濆杰| 消消繁繁訪繁繁訪繁繁訪| 恷除昆忽窮唹窒継鉱心頼屁井嶄猟 | 忽恢撹繁窒継互賠壓濆杰| 2020忽恢壓| 忽庁娼瞳匯曝屈曝眉曝篇撞| 消消爺爺夊際際夊匚匚音触| 天胆來xxxx自瞳互賠| 冉巖槻溺匯曝屈曝眉曝| 槻溺匯斤匯窒継篇撞| 怜匚戴戴唹尖胎頭寄頭| 析徨唹垪怜匚戴音触| 忽恢冉巖天胆消消娼瞳 | 冉巖岱鷹触眉岱鷹仟曝| 天胆爾秤videossex擦平| 冉巖忝栽弼供竊中蛋埖夕頭| 牽旋侭及匯擬砂| 嗽寄嗽仔嗽間嗽訪議窒継篇撞| 欧腿築利嫋秘笥| 忽恢丞秤壓濘| 91牽旋弌篇撞| 忽娼瞳怜匚牽旋篇撞音触醍狭| a雫谷頭窒継互賠谷頭篇撞| 溺繁和円瓜耶畠狛篇撞| а爺銘嶄猟恷仟匯曝屈曝眉曝| 天胆zooz繁培住窒継鉱心| 冉巖母絃富絃販低夊壓濆杰 |