Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

カーエレ向けSoCの26262格とW性を確保するIP/ツール

カーエレクトロニクスの機WISO26262やASILを満たすSoCを設することがMしくなってきた。人や白線、障害顱交通Y識などの認識アルゴリズムは演Q処理がj変になる屬法SoCで実現する場合にはレイアウトやタイミング設が複雑になる。さらに、W格を満たさなくてはならない。機Wを容易に実△任る\術を、盜颪肇ぅ織螢△離戰鵐船磧ArterisとYogitechの共同チームが発表した。

図1 Arterisのeつセキュアなv路を確保するインターコネクトIP 複雑なSoCのCPUやDSP、GPUなど_要なIPとのやりDりには要になる 出Z:Arteris

図1 Arterisのeつセキュアなv路を確保するインターコネクトIP 複雑なSoCのCPUやDSP、GPUなど_要なIPとのやりDりには要になる 出Z:Arteris


盜颪Arteris社は、セキュリティを確保しなければならないv路と、その要のないv路に分け、セキュリティを確保しなければならないv路には誤りルやパリティチェックなどを設けるインターコネクトファブリックIPの会社(参考@料1)。複雑なSoC内を流れるデータをセキュアにしたい場合には、データがこのファブリックIPを通るように設する(図1)。

イタリアのYogitech(ヨジテックと発音)は機W検証ツールfaultRobustを}Xけている会社である。SoCをいくつかのブロックに分割、それぞれのブロックごとの故障分布をO動的にQする。Qブロックのリスクの推定とソフトウエアのW要PSTL(ソフトウエアテストライブラリ)や、ソフトウエアのコーディングなどを行うため、広いJ囲に渡って故障R入を行い、Wを検証する。STLで達成可Δカバー率と推定e険度を検出する。

両社が戦S的パートナーシップを組むということは、セキュリティを確保し、かつ機W格ISO26262をはじめとする格を満Bするアーキテクチャを内鼎靴SoCを設したいファブレスやIDMなど半導メーカーにとっては設を楽にしてもらえるというT味だ。


図2 ArterisとYogitechの提携によりWでISO26262に拠したSoCの設が楽になる 「fRSVC_FlexNoC」が入}可Δ砲覆襪里2015Q11月の予定 出Z:Arteris & Yogitech

図2 ArterisとYogitechの提携によりWでISO26262に拠したSoCの設が楽になる 「fRSVC_FlexNoC」が入}可Δ砲覆襪里2015Q11月の予定 出Z:Arteris & Yogitech


YogitechがW性ドキュメンテーションパッケージをArterisのIPに/△垢襪海箸如ArterisのIPと、Yogitechのツールを採り入れたSVC(W性検証コンポーネント)である、「fRSVC_FlexNoC」を使って、ISO26262に拠したSoCを設できるようになる。ArterisのW性ドキュメンテーションが完成するのは2015Q8月、そのiの原案ができるのは5月になる予定。「fRSVC_FlexNoC」がk般x場に入}できるのは2015Q11月になる予定である。


参考@料
1. 高集積は設\術も困Mに:設ツール〜EuroAsia 2014 (2) (2014/10/17)

(2015/04/15)
ごT見・ご感[
麼嫋岌幃学庁医 忽恢冉巖天胆晩昆壓濆杰諌伺屈曝 | 撹定繁議窒継篇撞| 冉巖av恷仟壓濆杰翰峽| 爾秤卅繁励埖爺消消忝栽| 怜匚篇撞壓濆杰諌伺| 昆忽涙孳飢俤俤只鮫| 忽恢天胆娼瞳匯曝屈曝眉曝| 91娼瞳忽恢91消消忝栽| 溺繁闇蝕挺笥公槻繁猶| 嶄猟忖鳥匯娼瞳冉巖涙瀲伺| 晩昆a雫匯頭壓濆杰| 冉巖匯曝握曝娼瞳涙鷹| 天胆尖胎壓濆杰| 冉巖互賠彿坿壓濆杰| 娼瞳消消消消撹繁鷹窒継強只| 忽恢99壓濆杰| 壟蒸戴眉倖析遊盃係襖謹勸潤丗| 忽恢自瞳胆溺篇撞| 1a雫谷頭窒継鉱心| 忽坪娼瞳篇撞匯曝屈曝眉曝伊巡| 匯倖繁窒継鉱心篇撞壓炒侘| 冉巖彿坿恷仟井壓濆杰| 欧腿築篇撞秘笥| 富絃繁曇壓瀛啼| 忽恢溺繁岱繁戴娼瞳匯曝屈曝| 坪符谷頭坪符忽恢健曇| 冉巖av晩昆av涙鷹av| 7878撹繁忽恢壓濆杰| 母絃繁曇涙鷹XXX篇撞| 忽恢窒継偉価偉価8x互賠壓瀏 | 消消消消消91| 恷除窒継嶄猟忖鳥mv窮唹| 冉巖撹a繁頭壓濆杰寛シ| 襖謹勸潤丗寄頭| 壅侮匯泣赱穂捲赱湊寄阻| 冉巖繁撹繁匯曝屈曝眉曝| aaa晩云互賠壓濂シ澱盞儿杰| 弼忝栽忝栽弼忝栽弼忝栽| 天胆娼瞳壓瀉盞| 決髄恂鞭xxxx互咳篇撞窒継| 恷除恷挫議嶄猟忖鳥2019窒継|