Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

Xilinx、をやや限定したソフト/ハード開発キットを6|類提供

ザイリンクス(Xilinx)がF(xi┐n)PGAを使ってシステムを開発しやすいようにコネクティビティ、DSP込みのFPGA、組み込みUFPGAと、を限定した開発キットを発表した。同社の高性FPGAのVertex-6ファミリー向けと、低価格のSpartan-6ファミリー向け。チップを売るだけではもはやビジネスにならない。チップユーザーがユーザーのシステムにそのチップを使ってもらうため、開発ツールもTすることはL(f┘ng)かせなくなってきた。

Xilinx 開発キット


ザイリンクスは開発キットを|ごとに応ごとに開発するのではなく、できるだけ共通化した開発キット(ベースプラットフォーム)を作ることを2009Q2月に発表していたが、今v発表した開発キットは共通のベースプラットフォームの屬縫鼻璽拭璽棔璽匹箸靴鴇茲襯疋瓮ぅ化の開発キットという位けになる。この開発キットをパソコンにつなぎ、ソフトウエアとドキュメントをUSBメモリーで供給する。

今v、を主に3|類、FPGAの|を2|類の6|類の開発キットを提供する。それぞれのキットは瑤討り、基本となるベースのプラットフォームを拡張できるようにした。をある度絞り込んだのは、アプリケーションが複雑になってきたからだという。

Virtex-6、Spartan-6のコネクティビティ開発キットの狙うは、それぞれ高]データレートのシリアル通信であり、シリアルトランシーバでを小型にしたい、である。例えばPCIeからXAUIブリッジへの接や、PCIeからGbEへの変換などを行うだ。また、DSP開発キットでは、MRI/CTなど医機_(d│)の映欺萢など高]の並`動作向けのVertex-6向け、Y的なDSPを含むFPGA開発にはSpartan-6向けをTしている。もっとk般的な組み込みシステム向けにはVirtex-6/Spartan-6エンベデッドデザインキットを使う。ユーザーはソフトウエア開発とハードウエア開発を最初からできる。

例えば、インドのソフトウエア開発会社タタ・エレクシーは通信システムを開発する場合にSpartan-6組み込み開発キットを使ってみたという。来はネットワークプロセッサの負荷が_すぎてほしいバンド幅がuられなかったが、この開発キットを使って独Oの圧縮アルゴリズムを組み込むことで、所望のバンド幅をFPGAで実現できた、と同社マーケティング担当ディレクタのBrent Przybusは言う。これは独Oの圧縮アルゴリズムをFPGAのハードウエアロジックで組むことによって実現したわけだが、そのハードウエアv路のアドレス番(gu┤)をソフトウエア開発の際にマッピングして与えておけばよい。ユーザーはO分のuTな開発に集中できるため、開発期間の]縮につながったとしている。これまでだと6ヵ月かかったがこの開発キットを使うことによって4ヵ月で済んだという。


Xilinx


2|のエンベッデッドキットとSpartan-6コネクティビティキットは入}可Δ世、Vertex-6コネクティビティキットは2010Q1月からpR、DSP開発キットは2010Q1四半期にpRを開始する予定。

(2009/12/14)
ごT見・ご感[
麼嫋岌幃学庁医 忽恢秤詑寔糞其然壓| 娼瞳繁曇VA竃轟嶄猟忖鳥| 忽恢仔弼app| 励埖爺翆翆壓濂シ| 91互賠窒継忽恢徭恢| 恷仟検薦唹垪仇峽及匯匈| 冉巖忝栽夕頭利| 忽恢娼瞳易某壓濆杰貫仟| 撹定溺繁怜匚谷頭窒継篇撞| 冉巖av喟消涙鷹娼瞳眉曝壓4| 91利嫋壓濘| 戎BBB滲BBBB彼BBBB| 冉巖嶄猟娼瞳消消消消消音触| 2021晩恢忽恢醍狭| 晩云恷仟窒継屈曝眉曝| 恂衽衽窒継弌篇撞| 菜繁賞寄娼瞳殴慧| 溺甜駛熟袖y鬼伏試| 冉巖av岻槻繁議爺銘利嫋| 娼瞳忽恢匯曝屈曝眉曝消| 忽恢娼瞳匯曝屈曝眉| 嶄猟爺銘壓炯醫属耡斛www| 槻繁彿坿壓濆杰| 忽恢撹繁娼瞳忝栽消消消消| а〔恷仟井壓潴賁| 天胆冉巖忽恢撹繁音触| 怜匚唹篇壓瀉盞儿杰| 97弼戴夕頭97忝栽唹垪| 晩云円耶円寵円恂円握島邦| 冉巖娼瞳彿坿壓| 娼瞳匯曝屈曝眉曝壓濂シ妬啼| 忽恢墅絃墅住寄頭墅| 供秡埖忝栽利| 天胆戟諾母絃岱XXXXX利嫋| 冉巖母絃AV匯曝屈曝眉曝只鮫| 続亜続篇撞壓濔瞳| 寄僥伏晩啄答1| 消消消消消消消繁悶| 喟消仔利嫋弼篇撞窒継| 忽恢岱尖戴頭a雫壓濆杰| 91弼篇撞利嫋|