Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

Xilinx、をやや限定したソフト/ハード開発キットを6|類提供

ザイリンクス(Xilinx)がFPGAを使ってシステムを開発しやすいようにコネクティビティ、DSP込みのFPGA、組み込みUFPGAと、を限定した開発キットを発表した。同社の高性FPGAのVertex-6ファミリー向けと、低価格のSpartan-6ファミリー向け。チップを売るだけではもはやビジネスにならない。チップユーザーがユーザーのシステムにそのチップを使ってもらうため、開発ツールもTすることはLかせなくなってきた。

Xilinx 開発キット


ザイリンクスは開発キットを|ごとに応ごとに開発するのではなく、できるだけ共通化した開発キット(ベースプラットフォーム)を作ることを2009Q2月に発表していたが、今v発表した開発キットは共通のベースプラットフォームの屬縫鼻璽拭璽棔璽匹箸靴鴇茲襯疋瓮ぅ化の開発キットという位けになる。この開発キットをパソコンにつなぎ、ソフトウエアとドキュメントをUSBメモリーで供給する。

今v、を主に3|類、FPGAの|を2|類の6|類の開発キットを提供する。それぞれのキットは瑤討り、基本となるベースのプラットフォームを拡張できるようにした。をある度絞り込んだのは、アプリケーションが複雑になってきたからだという。

Virtex-6、Spartan-6のコネクティビティ開発キットの狙うは、それぞれ高]データレートのシリアル通信であり、シリアルトランシーバでを小型にしたい、である。例えばPCIeからXAUIブリッジへの接や、PCIeからGbEへの変換などを行うだ。また、DSP開発キットでは、MRI/CTなど医機_の映欺萢など高]の並`動作向けのVertex-6向け、Y的なDSPを含むFPGA開発にはSpartan-6向けをTしている。もっとk般的な組み込みシステム向けにはVirtex-6/Spartan-6エンベデッドデザインキットを使う。ユーザーはソフトウエア開発とハードウエア開発を最初からできる。

例えば、インドのソフトウエア開発会社タタ・エレクシーは通信システムを開発する場合にSpartan-6組み込み開発キットを使ってみたという。来はネットワークプロセッサの負荷が_すぎてほしいバンド幅がuられなかったが、この開発キットを使って独Oの圧縮アルゴリズムを組み込むことで、所望のバンド幅をFPGAで実現できた、と同社マーケティング担当ディレクタのBrent Przybusは言う。これは独Oの圧縮アルゴリズムをFPGAのハードウエアロジックで組むことによって実現したわけだが、そのハードウエアv路のアドレス番、鬟愁侫肇Ε┘開発の際にマッピングして与えておけばよい。ユーザーはO分のuTな開発に集中できるため、開発期間の]縮につながったとしている。これまでだと6ヵ月かかったがこの開発キットを使うことによって4ヵ月で済んだという。


Xilinx


2|のエンベッデッドキットとSpartan-6コネクティビティキットは入}可Δ世、Vertex-6コネクティビティキットは2010Q1月からpR、DSP開発キットは2010Q1四半期にpRを開始する予定。

(2009/12/14)
ごT見・ご感[
麼嫋岌幃学庁医 弼裕裕繁繁壽消消爺爺| 晩昆爾秤嶄猟忖鳥匯曝屈曝| 忽坪寄楚滔田繁曇娼瞳l| 忽恢匯雫恂a觴頭壓濘| eeuss唹垪壓濆杰| 心窒継議仔弼頭| 忽恢娼瞳igao篇撞利利峽| 嶄猟忖鳥冉巖窮唹| 天胆頭窒継鉱心利峽| 醍狭忽恢96壓|晩昆| 撹繁谷頭窒継篇撞| 冉巖晩昆匯匈娼瞳窟下| 築孟97握撹繁| 忽坪娼瞳消消消消消消唹篇醍狭| 消消消忝栽湘弼栽忝忽恢娼瞳| 槻繁喘恁耶溺繁和附窒継篇撞| 忽恢撹繁娼瞳匯曝屈曝眉曝窒継 | 挑撹定胆溺仔利嫋弼寄頭銭俊 | 匯云消欺消消冉巖忝栽| 天胆videosex來天胆撹繁| 怜匚dy888| 晩云互賠xxxxx| 壷課卅繁消消娼瞳富絃av| 冉巖av岻槻繁議爺銘利嫋| 寔糞忽恢岱徨戴斤易篇撞37p| 忽恢gaysexchina槻揖menxnxx| 2020定冉巖爺爺訪爺爺玻| 撹繁利嫋壓濬秘訪訪訪| 消消爺爺夊際際夊匚匚夊忝栽| 襖謹勸潤丗擬砂| 忽恢ww消消消消消消消消| 仔弼谷頭窒継心| 忽囂斤易耄析絃砥析湊| 消消消消冉巖av頭涙鷹| 天胆晩昆互賠壓濆杰| 亜赱亜赱亜赱酔赱侮喘薦| 襖謹勸潤丗xfplay壓濆杰| 翆翆消消忝栽利| 嶄忽析繁握篇撞| 晩昆仔弼頭利嫋| 冉巖弼裕裕弼玻玻際際99利|