Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

ケイデンス、SoC設期間のれによりj幅なコスト\を指~、解策を提案

SoCのコストを削するため、ケイデンス・デザイン・システムズ社が主した「DA Show CDNLive! Japan 2009」において、同社バイスプレジデントのSteve GlaserはIPの再Wとその検証性、高い抽性が開発期間の]縮に効果的と説した。さらにx場への投入がれるとコストが屬ることをし、期間]縮がいかに_要かについて述べた。

Project-level cost sources


複雑なSoCを設する屬IPのWと、TLM(トランザクションレベルモデリング)などの抽化はLかせない。SoCには、ユーザーの要求する低いコストと差別化戦Sに合わせて、50〜100個ものさまざまなIPを1チップに集積する。この場合、アナログやデジタル、ソフトウエアのIPを集積するときのボトルネックがどこになるのかを探し、ユーザーの要求とIPとの関係を引き出す。

JTのIPを新しい応に合わせて調Dし再Wできるようにするためには、Verilogなどを使ってRTLを書くのではなく、高位合成向けにはSystemC、アルゴリズムをQするためのプログラムはC/C++で書く、というような抽レベルの高いESL設を行う。これによってコード行数はり、デバッグも少なくできるため、再Wできるように調Dするための時間は1/10にらせるという。


Key elements to manage SoC 'costs'


加えて、新しいSoCアーキテクチャ、IPh価、IPの集積化する場合のミスを防ぐため、その実XをO動で見ることのできる検証ツールを使い、実◆塀言儔宗砲垢觧間を来の1/3の時間に]縮する。

SoCの設は3〜4ヵ月]くできる。ここでSoCの消J電や集積化するときのU約条Pなどを見積もり、解析する。TLMとRTL駘合成によって駘設を済ませ、IPの駘集積、SoCのバスや消J電、クロックなどを見積もり、早期にフィードバックをかけることで実際の値との差をらしていく。FPGAなどのシリコンプロトタイピングもWしてハードウエアの検証を行う。

ソフトウエア開発はSoC設とほぼ同時に始めることでソフトウエア開発期間を3〜5カ月]縮できる。ここでは、プロセッサモデルや仮[的なIPを作りソフトウエアシステムを搭載することを[定して開発を進める。ここでもTLMベースの独OIPと、SystemCを実行できるシミュレータをする。

最初のシリコンで完動作を実現するためには、設→実□シリコンプロトタイピング→h価、の繰り返しを科に行い定性的な予Rを出来るだけつぶしていく。定量的なh価を行うことで3〜6ヵ月I約できるとしている。


Potential cost savings - for a $40M SoC


こういった}法を使うことで、開発コストの削、開発期間の]縮、1発完動が可Δ砲覆襪箸靴董4000万ドルのSoCを開発するのに、最j6500万ドルのコスト\がありうると指~した。その内、直接のコストとして1700万ドル、れによるミスや作り直しなどのリスクで擇犬襯灰好箸4800万ドルと見積もっている。

(2009/07/21 セミコンポータル集室)
ごT見・ご感[
麼嫋岌幃学庁医 醍狭嶄猟忖鳥壓濆杰| www.99re| 互賠來弼伏試頭2| 忽徭恢田冉巖窒継篇撞| 嶄忽析弗69xxxx互賠hd| 晩昆繁曇涙鷹匯曝屈曝眉曝忝栽何| 強只胆溺瓜俤俤強只弌玲| 互賠襖謹勸潤丗匯曝屈曝眉曝 | 弼圀忽恢醍狭匯娼瞳匯AV匯窒継| 忽恢牽旋91娼瞳匯曝屈曝 | 天胆眉雫窮唹壓濘| 忽恢匯曝屈曝眉曝返字壓濆杰 | 晩云娼瞳互賠匯曝屈曝| 窒継撹繁怜匚篇撞| 冉巖谷頭児仇4455ww| 撹定溺繁谷頭窒継殴慧繁| 消消娼瞳篇撞忽恢| 天胆総窃xxxx夕頭| 冉巖娼瞳忽恢窒継| 拍麓窒継尖胎頭壓濆杰肝舍| 忽恢撹繁互賠娼瞳窒継罷周 | 冉巖秉驚盞决佻瀛啼| 娼瞳繁曇富絃匯曝屈曝| 忽恢天胆晩恢嶄猟| 匯屈眉膨芙曝壓炒侘鎚啼| 涙鷹匯曝屈曝眉曝窒継| 冉巖撹繁怜匚窮唹| 析徨唹垪怜匚戴音触| 忽恢娼瞳徭恢田壓濆杰| www.壷課唹垪| 晩云窒継匯屈曝壓澣舐| 湘梧窮唹窒継畠鹿壓濆杰| 囁苫妖岻裕秤右灸| 臼訳醍纎匯曝屈曝眉曝av互賠| 嬬心谷頭議利嫋| 忽恢麼殴匯曝屈曝眉曝| 楳楳楳楳楳窒娼瞳篇撞| 忽恢篇撞返字壓濆杰| 99消消忝栽公消消娼瞳| 偉価偉価8x鯖繁窒継消消| 消消繁繁訪繁繁訪繁繁av叫奨犯|