Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(半導)

ルネサス、64ビットRISC-Vでリードする半導メーカーを`指す

ルネサスエレクトロニクスは、64ビットのRISC-Vコアを集積した@のMPU「RZ/Five」を開発、サンプル出荷を始めた(参考@料1)。RISC-Vは櫂リフォルニアj学バークレイ鬚開発したフリーのCPUコアIP。RISC-VのISA(命令セットアーキテクチャ)に拠したコアで64ビットの@MPUはルネサスが初めてのメーカーとなる。

64ビットRISC-V CPUコア搭載@MPU RZ/Fiveを世cに先~け発表 / ルネサスエレクトロニクス

図1 64ビットRISC-Vコア集積の@MPU 出Z:ルネサスエレクトロニクス


ルネサスはこれまでの、ArmコアをCPUコアとするRZファミリのプロセッサにRISC-V(リスクファイブと発音)コアも加えることでユーザーのI肢を広げる。RISC-Vコアは、UCバークレイのDavid Patterson教bらが開発したフリーのCPUコアだが、元々の狙いはフリーではなく、GPU(グラフィックスプロセッサ)やDSP(積和演Q専のプロセッサ)、ISP(画欺萢プロセッサ)など異|(ヘテロ)のプロセッサを集積する時にそれぞれバラバラな命令セットを統kしようということだった。つまり未来志向のSoCを作るためのCPUコアとなる。

今v、ルネサスが採したRISC-Vコアは湾のIPベンダーであるAndes Technologyの「AX45MP」コア。64ビットデータの8段のパイプライン構]をeち、最j4コアまで款療なマルチプロセッシングができる。レベル-2キャッシュやキャッシュコヒーレンス(他のプロセッサとキャッシュを共~できる\術)をサポートしており、RISC-VのISAに拠している。

CPUコア霾だけはRISC-Vだが、実的なCPUとして使うための機Δ鯏觝椶靴燭里、Andesのコアだ。Andesと同様、SiFive(サイファイブと発音)社もRISC-Vプロセッサコアを設している。ルネサスがAndesのコアを採したのは、フリーのRISC-Vコアを使ったCPUをゼロから開発するのでは時間がかかるからだ。


CPU CORE SELECTION / ルネサスエレクトロニクス

図2 RISC-Vコアの4つのI肢 出Z:ルネサスエレクトロニクス


図2のように、RISC-Vコアを使ったプロセッサやSoCの開発には4つのI肢がある。kつ(図2左屐砲牢井なオープンソースの基本的なCPUコアで、O分で開発するには長い時間がかかる。2番`のオプション(図2屐砲蓮⊂γのCPUをWするもので、早期に開発できる。3番`のオプション(図2左下)は、半導メーカー内陲燃発するもので、O分の好きなようなができる反C、開発に時間がかかる。4番`のオプション(図2下)はパートナーと共~するプラットフォームで、最もW易に入}できるが差別化できない。

ルネサスはRISC-Vをした開発を早めるために噞と商コアをAndesから調達し、ハイエンドコアが要なZ載のRISC-Vコアは、SiFiveからP入するという。噞の]期間に開発をしたい組み込みシステムでは、「Andesコアはすぐに使するため最]のスケジュールを達成できるよう、AndesコアをIした。高度なカスタマイズオプションによって仕様を最適に調Dできる点が魅的」とルネサスは筆vの問に答えている。

ルネサスのIoT・インフラ業本SoCビジネス担当の執行役^である新田啓人は「ルネサスがRISC-Vコアの普及を膿覆垢襪燭瓩縫┘灰轡好謄爐粒判爾鬟蝓璽匹靴討いことにより、お客様が早期にRISC-Vをできるようになると確信しています」とニュースリリースで述べている。

64ビット@MPUのローエンドラインアップ / ルネサスエレクトロニクス

図3 64ビット@MPUのローエンドライン 出Z:ルネサスエレクトロニクス

ルネサスは64ビットの@MPUのローエンドのラインには来のArm 64ビットコアCortex-A55シリーズに加え、64ビットRISC-Vコアが加わり、ユーザーのI肢が広がった(図3)。ArmコアのRZ/G2ULとはピン互換性があり、来のArmプロセッサを使うICをそのまま交換することができる。

このRZ/FiveプロセッサはIoTエッジデバイスやゲートウェイでの様々なデータを収集しサーバーやクラウドに接するIoTデバイスに向けている。ギガビットイーサーネット2本、USB2.0を2本、CANインターフェイス2本などのインターフェイスにA-Dコンバータも2本周辺v路として集積している。RZ/Fiveチップの量は2022Q7月を予定している。

実際にこのプロセッサを使ったCPUボードをリファレンスボードとして提供しているため、顧客は開発を早めることができる。

参考@料
1. 「世cに先~けて、64ビットRISC-V CPUコア搭載の@MPU『RZ/Five』を発表」、ルネサスエレクトロニクス (2022/03/01)

(2022/03/01)
ごT見・ご感[
麼嫋岌幃学庁医 消消消消涙鷹娼瞳忽恢| 窒継互賠尖戴頭壓濆杰| 91娼瞳匯曝屈曝眉曝壓濆杰| 撹繁仔罷周利18窒継和墮撹繁仔18窒継篇撞 | 消消冉巖AV涙鷹娼瞳弼怜匚醍狭 | 冉巖嶄猟娼瞳消消消消消音触| 槻溺握握窒継篇撞| 忽恢V冉巖V爺銘涙鷹消消消| 天胆撹篇撞涙俶殴慧匂| 忽恢利峽壓濆杰| jizzjizzjizz忽恢| 撹繁怜匚篇撞娼瞳匯曝| 消消怜匚牽旋涙鷹1000栽鹿| 自瞳富絃戴尖匯曝屈曝| 冉巖天胆匯曝屈曝眉曝忝栽| 槻溺狛殻載訪議篇撞利嫋| 陽限壓濆杰患舐| 裟絃鬼皮1匯5易囁声| 忽恢撹繁娼瞳転窒継篇撞| 18鋤黛槻蛙鴎其j谷窒継鉱心 | 忽恢互賠壓濔瞳匯曝| a利嫋壓濆杰| 壷課篇撞壓濘| 嶄猟忖鳥冉巖岱鷹母溺匯曝屈曝| 晩云昆忽篇撞壓濆杰| 冉巒**弼谷頭窒継鉱心| 天胆忽恢娼瞳va壓濆杰| 冉巖槻繁議爺銘壓濂シ| 際際荷篇撞利嫋| 窒継忽恢弌篇撞壓濆杰| 娼瞳忽恢菜弼某沃互効亂| 忽恢a▲娼瞳匯曝屈曝眉曝消消| 秉曲啼虐斛濆杰環佚| 忽恢撹繁忝栽消消娼瞳和墮| 寄樫業篇撞利嫋消消消消消消消| 忽恢娼瞳徭恢田2021壓濆杰| 97娼瞳忽恢91消消消消消消| 爺爺孤爺爺符忝栽利| а〔恷仟井仇峽壓潴賁| 撹繁窒継涙鷹寄頭A谷頭渇瓦| 消消99忽恢娼瞳消消99|