ルネサス、64ビットRISC-Vでリ〖ドする染瞥攣メ〖カ〖を謄回す
ルネサスエレクトロニクスは、64ビットのRISC-Vコアを礁姥した繞脫のMPU≈RZ/Five∽を倡券、サンプル叫操を幌めた∈徊雇獲瘟1∷。RISC-Vは勢カリフォルニア絡池バ〖クレイ夠が倡券したフリ〖のCPUコアIP。RISC-VのISA∈炭吾セットア〖キテクチャ∷に潔凋したコアで64ビットの繞脫MPUはルネサスが介めてのメ〖カ〖となる。

哭1 64ビットRISC-Vコア礁姥の繞脫MPU 叫諾¨ルネサスエレクトロニクス
ルネサスはこれまでの、ArmコアをCPUコアとするRZファミリのプロセッサにRISC-V∈リスクファイブと券不∷コアも裁えることでユ〖ザ〖の聯買昏を弓げる。RISC-Vコアは、UCバ〖クレイのDavid Patterson兜鑒らが倡券したフリ〖のCPUコアだが、傅」の晾いはフリ〖ではなく、GPU∈グラフィックスプロセッサ∷やDSP∈姥下遍換漓脫のプロセッサ∷、ISP∈茶嚨借妄プロセッサ∷など佰鹼∈ヘテロ∷のプロセッサを礁姥する箕にそれぞれバラバラな炭吾セットを琵辦しようということだった。つまり踏丸恢羹のSoCを侯るためのCPUコアとなる。
海攙、ルネサスが何脫したRISC-Vコアは駱涎のIPベンダ〖であるAndes Technologyの瀾墑≈AX45MP∽コア。64ビットデ〖タの8檬のパイプライン菇隴を積ち、呵絡4コアまで灤疚弄なマルチプロセッシングができる。レベル-2キャッシュやキャッシュコヒ〖レンス∈戮のプロセッサとキャッシュを鼎銅できる禱窖∷をサポ〖トしており、RISC-VのISAに潔凋している。
CPUコア嬸尸だけはRISC-Vだが、悸脫弄なCPUとして蝗うための怠墻を烹很したのが、Andesのコアだ。Andesと票屯、SiFive∈サイファイブと券不∷家もRISC-Vプロセッサコアを肋紛している。ルネサスがAndesのコアを何脫したのは、フリ〖のRISC-Vコアを蝗ったCPUをゼロから倡券するのでは箕粗がかかるからだ。
哭2 RISC-Vコアの4つの聯買昏 叫諾¨ルネサスエレクトロニクス
哭2のように、RISC-Vコアを蝗ったプロセッサやSoCの倡券には4つの聯買昏がある。辦つ∈哭2焊懼∷は窗鏈なオ〖プンソ〖スの答塑弄なCPUコアで、極尸で倡券するには墓い箕粗がかかる。2戎謄のオプション∈哭2寶懼∷は、睛脫のCPUを網脫するもので、玲袋に倡券できる。3戎謄のオプション∈哭2焊布∷は、染瞥攣メ〖カ〖柒嬸で倡券するもので、極尸の攻きなような瀾墑ができる瓤燙、倡券に箕粗がかかる。4戎謄のオプション∈哭2寶布∷はパ〖トナ〖と鼎銅する瀾墑プラットフォ〖ムで、呵も奧白に掐緘できるが汗侍步できない。
ルネサスはRISC-Vを寵脫した瀾墑倡券を玲めるために緩度脫と睛脫コアをAndesから拇茫し、ハイエンドコアが澀妥な賈很脫のRISC-Vコアは、SiFiveから關掐するという。緩度脫の沒袋粗に瀾墑倡券をしたい寥み哈みシステム脫龐では、≈Andesコアはすぐに蝗脫するため呵廬のスケジュ〖ルを茫喇できるよう、Andesコアを聯買した。光刨なカスタマイズオプションによって慌屯を呵努に拇臘できる爬が胎蝸弄∽とルネサスは僧莢の劑啼に批えている。
ルネサスのIoTˇインフラ禍度塑嬸SoCビジネス么碰の脊乖舔鎊である糠拍芳客會は≈ルネサスがRISC-Vコアの舍第を樓渴するためにエコシステムの橙郊をリ〖ドしていくことにより、お狄屯が玲袋にRISC-Vを寵脫できるようになると澄慨しています∽とニュ〖スリリ〖スで揭べている。
哭3 64ビット繞脫MPUのロ〖エンド瀾墑ライン 叫諾¨ルネサスエレクトロニクス
ルネサスは64ビットの繞脫MPUのロ〖エンドの瀾墑ラインには驕丸のArm 64ビットコアCortex-A55シリ〖ズに裁え、64ビットRISC-Vコアが裁わり、ユ〖ザ〖の聯買昏が弓がった∈哭3∷。ArmコアのRZ/G2ULとはピン高垂拉があり、驕丸のArmプロセッサを蝗うICをそのまま蛤垂することができる。
このRZ/FiveプロセッサはIoTエッジデバイスやゲ〖トウェイでの屯」なデ〖タを箭礁しサ〖バ〖やクラウドに儡魯するIoTデバイスに羹けている。ギガビットイ〖サ〖ネット2塑、USB2.0を2塑、CANインタ〖フェイス2塑などのインタ〖フェイスにA-Dコンバ〖タも2塑件收攙烯として礁姥している。RZ/Fiveチップの翁緩は2022鉗7奉を徒年している。
悸狠にこのプロセッサを蝗ったCPUボ〖ドをリファレンスボ〖ドとして捏丁しているため、杠狄は倡券を玲めることができる。
徊雇獲瘟
1. ≈坤腸に黎額けて、64ビットRISC-V CPUコア烹很の繞脫MPU∝RZ/Five≠を券山∽、ルネサスエレクトロニクス (2022/03/01)