Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(半導)

ルネサス、64ビットRISC-Vでリードする半導メーカーを`指す

ルネサスエレクトロニクスは、64ビットのRISC-Vコアを集積した@のMPU「RZ/Five」を開発、サンプル出荷を始めた(参考@料1)。RISC-Vは櫂リフォルニアj学バークレイ鬚開発したフリーのCPUコアIP。RISC-VのISA(命令セットアーキテクチャ)に拠したコアで64ビットの@MPUはルネサスが初めてのメーカーとなる。

64ビットRISC-V CPUコア搭載@MPU RZ/Fiveを世cに先~け発表 / ルネサスエレクトロニクス

図1 64ビットRISC-Vコア集積の@MPU 出Z:ルネサスエレクトロニクス


ルネサスはこれまでの、ArmコアをCPUコアとするRZファミリのプロセッサにRISC-V(リスクファイブと発音)コアも加えることでユーザーのI肢を広げる。RISC-Vコアは、UCバークレイのDavid Patterson教bらが開発したフリーのCPUコアだが、元々の狙いはフリーではなく、GPU(グラフィックスプロセッサ)やDSP(積和演Q専のプロセッサ)、ISP(画欺萢プロセッサ)など異|(ヘテロ)のプロセッサを集積する時にそれぞれバラバラな命令セットを統kしようということだった。つまり未来志向のSoCを作るためのCPUコアとなる。

今v、ルネサスが採したRISC-Vコアは湾のIPベンダーであるAndes Technologyの「AX45MP」コア。64ビットデータの8段のパイプライン構]をeち、最j4コアまで款療なマルチプロセッシングができる。レベル-2キャッシュやキャッシュコヒーレンス(他のプロセッサとキャッシュを共~できる\術)をサポートしており、RISC-VのISAに拠している。

CPUコア霾だけはRISC-Vだが、実的なCPUとして使うための機Δ鯏觝椶靴燭里、Andesのコアだ。Andesと同様、SiFive(サイファイブと発音)社もRISC-Vプロセッサコアを設している。ルネサスがAndesのコアを採したのは、フリーのRISC-Vコアを使ったCPUをゼロから開発するのでは時間がかかるからだ。


CPU CORE SELECTION / ルネサスエレクトロニクス

図2 RISC-Vコアの4つのI肢 出Z:ルネサスエレクトロニクス


図2のように、RISC-Vコアを使ったプロセッサやSoCの開発には4つのI肢がある。kつ(図2左屐砲牢井なオープンソースの基本的なCPUコアで、O分で開発するには長い時間がかかる。2番`のオプション(図2屐砲蓮⊂γのCPUをWするもので、早期に開発できる。3番`のオプション(図2左下)は、半導メーカー内陲燃発するもので、O分の好きなようなができる反C、開発に時間がかかる。4番`のオプション(図2下)はパートナーと共~するプラットフォームで、最もW易に入}できるが差別化できない。

ルネサスはRISC-Vをした開発を早めるために噞と商コアをAndesから調達し、ハイエンドコアが要なZ載のRISC-Vコアは、SiFiveからP入するという。噞の]期間に開発をしたい組み込みシステムでは、「Andesコアはすぐに使するため最]のスケジュールを達成できるよう、AndesコアをIした。高度なカスタマイズオプションによって仕様を最適に調Dできる点が魅的」とルネサスは筆vの問に答えている。

ルネサスのIoT・インフラ業本SoCビジネス担当の執行役^である新田啓人は「ルネサスがRISC-Vコアの普及を膿覆垢襪燭瓩縫┘灰轡好謄爐粒判爾鬟蝓璽匹靴討いことにより、お客様が早期にRISC-Vをできるようになると確信しています」とニュースリリースで述べている。

64ビット@MPUのローエンドラインアップ / ルネサスエレクトロニクス

図3 64ビット@MPUのローエンドライン 出Z:ルネサスエレクトロニクス

ルネサスは64ビットの@MPUのローエンドのラインには来のArm 64ビットコアCortex-A55シリーズに加え、64ビットRISC-Vコアが加わり、ユーザーのI肢が広がった(図3)。ArmコアのRZ/G2ULとはピン互換性があり、来のArmプロセッサを使うICをそのまま交換することができる。

このRZ/FiveプロセッサはIoTエッジデバイスやゲートウェイでの様々なデータを収集しサーバーやクラウドに接するIoTデバイスに向けている。ギガビットイーサーネット2本、USB2.0を2本、CANインターフェイス2本などのインターフェイスにA-Dコンバータも2本周辺v路として集積している。RZ/Fiveチップの量は2022Q7月を予定している。

実際にこのプロセッサを使ったCPUボードをリファレンスボードとして提供しているため、顧客は開発を早めることができる。

参考@料
1. 「世cに先~けて、64ビットRISC-V CPUコア搭載の@MPU『RZ/Five』を発表」、ルネサスエレクトロニクス (2022/03/01)

(2022/03/01)
ごT見・ご感[
麼嫋岌幃学庁医 忽恢忝栽爾秤壓瀾盃浹斷子| 晩昆天胆娼瞳壓瀛啼| 怜匚娼瞳消消消消消嶄嚴| 仔弼匯雫頭晩云| 忽恢扉某沃壓濆杰| www.晩云壓濂シ| 涙鷹晩昆娼瞳匯曝屈曝窒継| 湘湘篇撞壓濆杰簡啼6| 1曝1曝3曝4曝恢瞳冉巖| 挫訪挫侮俟挫寄挫謹邦篇撞| 消消99忽恢岱徨戴娼瞳窒継| 恷除嶄猟忖鳥窮唹寄畠窒継井| 冉巖天胆晩昆匯雫蒙仔壓| 槻繁爺銘彿坿嫋| 怜匚利嫋壓濂シ| 課課唹垪ccyy忽恢晩云天胆| 忽恢撹繁涙鷹A曝壓濆杰患失| 4hu膨拶喟消窒壓瀛| 壓濆杰莞膿婀箪秘笥| xxxxx來bbbbb天胆| 撹繁窒継牽旋窮唹| 消消99犯撹繁娼瞳忽恢| 晩云互賠弼www利嫋弼| 冉巒涙宅仔肱篇撞嗤岷殴議音| 娼瞳繁曇寄逃紘易習涙鷹| 忽恢娼瞳窒継娼瞳徭壓濆杰| 99篇撞壓濘換枌盞| 晩云窮唹閣査窮概| 冉巖怜匚娼瞳消消消消消惜咳| 谷頭窒継壓濆杰| 繁曇壓瀘淆誨伺屈曝眉曝| 娼瞳繁曇匯曝屈曝眉曝膨曝 | 消消消消消AV涙鷹窒継利嫋和墮| 恷除嶄猟忖鳥mv壓瀛啼www | 胆溺闇蝕俟孛斑槻伏郭皮| 忽恢岱絃岱徨壓濂ナ啼飢シ斗嫋| 91天胆壓瀛啼| 忽恢槻溺値篇撞壓濆杰| 18鋤槻溺訪訪訪怜匚利嫋窒継| 忽恢醍狭娼瞳返字壓濆杰 | 涙鷹娼瞳匯曝屈曝眉曝壓|