Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(半導)

FPGAの低コスト\術、時分割3次元デバイスのTabulaが日本オフィスを開設

Xilinx(ザイリンクス)のFPGA、Vertexシリーズを指ァ、3次元メモリーのMatrix Semiconductor(San Diskが2005QにA収)のCEOをめ、革新的なデザインで@をはせたメモリーメーカーのMostek社でスマート(賢い)エンジニアと}ばれた、Dennis Segers率いるTabula社(参考@料1)が日本オフィスを開設した。

Tabula社(タビュラと発音)が設立されたのは2003Q。ケイデンス社(Cadence Design Systems)社でCTO(最高\術責任v)をめていたSteve Teigが業し、2006QにDennis SegersをCEOとして迎え入れた。く新しいアーキテクチャのFPGA、ABAXシリーズを出したのは2010Qである。この40nmデザインのFPGAが同社最初のとなった。

同社は盜颯リフォルニアΕ汽鵐織ララ(インテル社のある地域)に本社を構え、業^がまだ100@咾箸い小さなベンチャー企業にすぎない。これまでベンチャーキャピタル(VC)から投入された@金は3vに渡って合1億600万ドルになったが、今Qになってさらに1億800万ドルを{加出@させることで本格的にビジネスを立ち屬欧拭この@金を使い日本オフィスを設立した。盜颪VCはビジネス立ち屬欧泙任某vに渡って@金を提供するが、~望ではないと見ると出@をち切る。Tabulaは今Qが4v`の出@だということであるから、盜颪VCは~望と見ている。

このABAXは、時分割3次元FPGAという\術が新しい。これまでのFPGAの最jの問はチップC積がjきくなってしまうことだった。FPGAは配線接情報をSRAMで実現するlだから、チップC積がjきくなってしまうのは当たりi。このためプロセスには微細化を要求していた。TSMCなどのファウンドリが開発する最初の先端プロセスは常にFPGAメーカーがWしてきた。プロセスドライバはFPGAといえる。k機高価な最先端の微細化\術、jきなチップC積、ということを加味するとコストは高い。

ABAXは、FPGAでありながらリコンフィギュアラブル構]になっている。極めて高]の時分割をWしてv路模やLUT(ルックアップテーブル)数を\やすのである。時分割の数を例えば3分割なら理b的には3倍の集積度のFPGAを実現できる。}順として、例えば2100個のLUTロジックを実行した後、最初のロジックをて白Lに戻し、次に別の2100個のLUTロジックを実行する。再びロジックを白Lに戻し、3v`のLUTロジックを実行する。


図1 時分割によってv路模をW価に屬欧ABAX 出Z:Tabula

図1 時分割によってv路模をW価に屬欧ABAX 出Z:Tabula


模式的に図を書くと図1のように時間的な3次元でロジック数を\やしていることになる。チップC積は小さなままですむ。演Qするロジックの構成やデジタルv路によって優位性は異なるが、信、鬟汽鵐廛螢鵐阿垢襪茲Δ併間軸を考慮した信ス萢には圧倒的な優位性がある(図2)。Tabula社日本オフィスのシニア・マーケティング・ディレクターである荒井雅によると、「FPGAは通常、v路の10~15%度しか動作させていないため、時分割で少しずつv路を構成していくことが可Δ澄廚箸靴討い襦最j可Δ癖割模は8分割度だという。チップC積は来のハイエンドFPGAの数分の1ですむ。このため価格は、数分の1ですむことになる。


図2 FPGAよりもv路模、性Δ鮖\加できる 出Z:Tabula

図2 FPGAよりもv路模、性Δ鮖\加できる 出Z:Tabula


この擬阿両楮戮聾譴蕕覆い、いかに高]に切りえ、ロジック演QあるいはLUTを割り当て、演Qさせるか、そのアルゴリズムであろう。マルチスレッドプロセッサのスケジューリング機Δ箸茲瑤討り、どのジョブをどう割り当てるか、にノウハウがある。

この新しいFPGAの狙うx場はj模ハイエンドのテレコムx場。通信トラフィックの\jに瓦靴鴇しでもv線を里することが求められており、k般消Jvが音mから画機映機△靴もよりzな映気悗藩弋瓩く限り、j模なFPGAが求められる。荒井によると、NTTから基本仕様が与えられても、デザイン変は100vにも及ぶことがあるという。だからプログラム可Δ農@的なデバイスとしてFPGAしかない。テレコム以外にも放送映亀×_/マルチファンクショナルプリンター、CTスキャナー/MRI等の医機_などの応を狙う。

FPGAはc攀×_でも使われている。]晶テレビなどのタイミングジェネレータはASIC等で作できない。というのは、テレビのインチサイズが違うとASICだとゼロから設し直さなければならないからだ、と荒井は言う。基本構]をASIC、変可Δ併斗佑FPGA、という、ASIC+FPGAのシステムで作っておけばFPGAのプログラムを変するだけで新しいインチサイズのテレビにも官できる。ここに最jの案Pである低コスト\術が加わるとビジネスチャンスが広がってくる。TabulaのABAXはまさにFPGAの低コスト\術である。


図3 ABAXの開発ツールStylus 出Z:Tabula

図3 ABAXの開発ツールStylus 出Z:Tabula


FPGAのようなプログラムデバイスは、開発ツールの出来不出来がビジネス成功のカギを曚襦Tabulaは開発ツールStylusをクラウドコンピューティングを通じて提供する。RTLでのシステム設を終えた後、Stylusを使うと、RTLデータの合成、配・配線、configライターを経てビットストリームを出する(図3)。来のFPGAのRTLデータから以Tの処理をStylusが行うというlだ。クラウドをWするのは、ユーザーによって開発ツールのバージョンがまちまちでQ社ごとにバージョンを揃える}間がj変だからである。クラウドをWすればどのユーザーでも最新のバージョンをダウンロードできる。半導メーカー笋良蘆瓦禄jきく軽される。Tabulaはこの開発ツールを無料で提供するとしている。

参考@料
1. 好調な電子・_電企業のQと、新聞に初登場したR`の半導Tabula社 (2011/05/23)

(2011/06/23)
ごT見・ご感[
麼嫋岌幃学庁医 99犯宸戦峪嗤娼瞳忽恢強只| 忽恢岱徨戴娼瞳篇撞| 音触av窮唹壓| 晩昆撹繁窒継壓| 冉巖擬砂侮匚牽旋| 槻溺匯序匯竃赴哇議強蓑夕| 膨拶唹篇窒継喟消壓濆杰| 互賠天胆匯曝屈曝眉曝| 忽恢娼瞳匯曝屈曝消消葡蚶| 97av醍狭築孟匯曝屈曝| 健絃住算障赤何裏佚蛤| 冉巖av母絃互咳30p| 谷頭壓濆杰翰嫋| 窒継心匯雫咸頭撹繁| 胆胆溺互賠谷頭篇撞仔議匯窒継| 忽恢触匯触屈触岱鷹眉触| 天胆忝栽芙曝忽恢| 忽恢娼瞳消消窒継篇撞| 某肱課櫪www壓濆杰| 晩云娼瞳転転匯曝屈曝眉曝| 冉巖av涙鷹廨曝窮唹壓濆杰| 天胆晩昆嶄猟匯曝屈曝眉曝| 冉巖弼圀消消消消忝栽利| 階雫岱咸篇撞殴慧晩昆| 忽恢晩昆娼瞳匯曝屈曝眉曝| j8嗽間嗽寄嗽海嗽訪嗽啣槻槻| 撹繁恂鞭篇撞編心60昼| 嶄猟井惣肖議健絃住算窮唹| 晩云壓瀰(啼| 冉巖晩云秉曲啼宜杰簡啼| 爾秤裕岱繁戴弌傍篇撞壓| 窒継励雫壓濆杰竿娜焼| 娼瞳冉巖天胆涙繁曝岱鷹| 亜赱亜赱亜赱酔赱互咳富絃| 弼忝栽篇撞壓| 忽恢娼瞳涙鷹消消忝栽利| 97匯曝屈曝眉曝膨曝消消| 爺銘а〔8壓炯醫属耡斛| va爺銘va冉巖va唹篇嶄猟忖鳥| 來弼av窒継鉱心| 叫奨匯云匯祇匯屈眉曝|