SiLabsがプログラマブルな1チップHクロック收ICでタイミング?sh━)x場へ
(sh━)シリコン・ラボラトリーズ社は、あらゆるシステムのクロック発據δ甘Dを行うタイミングx場を(d┛ng)化し始めた。これまでも700MHzといったハイエンドのクロックジェネレータを?y┐n)としてeってはいたが、ミッドレンジからローエンドまでポートフォリオを広げていく。1チップで数のクロックを收、しかもプログラマブルなLSIを?y┐n)化した?/p>

図1 1チップで複数のクロックを作り出す 出Z:Silicon Laboratories
水晶振動子などの共振_(d│)1個を使い、複数のクロック信(gu┤)を発擇気擦LSIを、ハイエンドからミッドレンジまでカバーするためにeっている。この1チップのLSIを使って、マイクロプロセッサやイーサーネットU(ku┛)御、FPGAなどへのクロックなどを供給する(図1)。来だと、水晶振動子とICのモジュールを数Tして複数のクロックジェネレータを作してきたが、この1チップLSIを使えばBOM()コストが下がると同時にプリント基のC積も半(f┫)するという。しかもプログラム可Δ埜楜劼陵澆靴ぅロック周S数にカスタマイズできる。
とはいえ、1チップだけでプリント基屬LSIのクロック信(gu┤)を供給する場合には、に高周Sだとクロックスキューやが擇犬疹豺腓忙箸┐覆なる恐れがある。そのような場合、プログラム可Δ任△襪箸い(d┛ng)みを擇して基実後も調Dできる。立ち屬り時間やT下時間の調Dも実後に行えるため、問が擇犬譴丱ロック周S数を変えたり、S形を調Dしたりする。後で述べるが、調Dして2週間以内にを届けることができるという。
図2 シリコン・ラボラトリーズ 日本法人代表D締役社長 j(lu┛)久保I司(hu━)
また量坍ローエンドx場ではMEMSを使ったソリューションを開発中で、昨QMEMSを}Xける(sh━)Silicon Clocks社をA収した。これに関する詳細はまだ発表できないとしているが、来QにはCMOSLSIとMEMS発振_(d│)を集積したLSIを?y┐n)化する予定だ、と同社日本法人代表D締役社長のj(lu┛)久保I司(hu━)は言う。ただし、MEMSといえどもローエンドだけではなくミッドレンジからハイエンドへもt開していくことになるだろうとしている。
シリコンラボズのタイミングx場における戦Sは、高集積のミクストシグナルLSIを使い、任Tの周S数で複数のクロック信(gu┤)を作りだすだけではない。ウェブサイトを通して顧客から要求される任Tの周S数のクロック信(gu┤)を調Dし、2週間以内に出荷できるという]いリードタイムも長とする。納期]縮のために、U(ku┛)御レジスタを1チップ屬暴言僂靴討き、これをファームウエアとしてシリコンラボズ笋切りえるだけで、顧客の望む周S数にプログラムする。
図3 シリコンラボズの1チップソリューション 出Z:Silicon Laboratories
同社がDSPLLと同社が}ぶ\術(図3)では、入周S数をeつ信(gu┤)がA-D変換された後、DSPのデジタルフィルタを経て、基となる水晶振動子の信(gu┤)と組み合わされてDVCOによって微調Dされる。さらにPLL分周v路を通して新しい周S数のクロック信(gu┤)が出される、というlだ。このチップには電圧レギュレータも内鼎靴討い襪燭疆展札離ぅ困留惇xを抑えており、電源のフィルタリングv路が~単にできる。
同社の基本戦Sは、高周SCMOS\術を核にして、RF/ベースバンドのGSM携帯チップからパワーアンプや、ラジオ・テレビシリコンチューナのソリューションを提供し、さらにクロックジェネレータへとやってきた。今後も成長できる新しい分野へt開する。