Xilinx、HBM2烹很で井房ˇ光拉墻を尉惟させたFPGA柒壟のSoCカ〖ド
Xilinxは、呵光甸のFPGA柒壟のSoCであるU(xiǎn)ltrascale+∈CPUを柒壟したハイエンドのFPGA∷を礁姥したアクセラレ〖ションボ〖ドAlveoシリ〖ズを候鉗10奉に券山したが、呵糠の瀾墑凡にAlveo U50と鈣ぶ、井房妨覺のカ〖ド∈ボ〖ド∷を倡券した。么碰莢の票家デ〖タセンタ〖グル〖プの瀾墑マ〖ケティングˇセグメントマ〖ケティング么碰ディレクタのJamon Bowen會(huì)(哭1)とテレビ排廈インタビュ〖を乖った。

哭1 泣勢(shì)粗でのインタビュ〖 陵緘はXilinx家デ〖タセンタ〖グル〖プの瀾墑マ〖ケティングˇセグメントマ〖ケティング么碰ディレクタのJamon Bowen會(huì)
糠瀾墑Alveo U50は2018鉗10奉に券山したAlveo U200およびU250と孺べ、FPGA嬸尸は872kのLUT∈Look-up Table∷とAlveo 200よりも26%猴負(fù)したものの、メモリのバンド升はHBM2を何脫したおかげで、460GB/擅と6擒も光廬になった。この馮蔡、Gen4のPCIeをサポ〖トできるようになったと鼎に、久銳排蝸も1/3の75W踏塔に娃えられた(哭2)。
哭2 Xilinxの糠瀾墑Alveo U50 叫諾¨Xilinx
Alveoは、光廬でありながらドメイン潑步のア〖キテクチャに灤炳できる努炳拉を積つため、アルゴリズムの恃構(gòu)にも灤炳できる。毋えば、ニュ〖ラルネットワ〖クのモデルと咐ってもAlexNetとGoogLeNetでは決み哈み遍換が佰なっており、それぞれに呵努なア〖キテクチャ菇喇にしなければならないが、AlveoはFPGAを崔むため推白に努炳できる。しかもクラウドでもオンプレミスでも笨脫できるという。Alveoは遍換ˇストレ〖ジˇそしてネットワ〖クのアクセラレ〖ションに羹いたプラットフォ〖ムだとしている。
カ〖ドの絡(luò)きさを墓さと升を鼎に染尸にしたことで貸賂のサ〖バに箭まりやすくなった。井房にできたのは、驕丸のAlveoで蝗っていたDDRをやめHBM2に恃えたからだ、とBowen會(huì)は揭べた。驕丸のAlveoでは64GBのDDRを烹很していたが、バンド升は77GB/擅にとどまった。海攙のHBM2は8GBしかないが460GB/擅と光廬になった。DDRだと驢眶烹很しなければならなかったため、カ〖ド燙姥が絡(luò)きかったが、HBM2だとわずかで貉む。
Alveoのメリットは部といても努炳拉が光いこと。ア〖キテクチャは撅に渴步しているため、CPUによるソフトウエアによる恃構(gòu)では澆尸な拉墻が袋略できない。FPGAを蝗ったハ〖ドウエア攙烯の恃構(gòu)で努炳できれば拉墻も袋略できる。毋えば、ニュ〖ラルネットワ〖クでよく蝗うMAC∈姥下∷遍換ではマッピングが拉墻のカギを愛るが、ここではユ〖ザ〖が瘋めたデ〖タフロ〖では、簇眶の肌のステ〖ジにキャッシュを沸ることなく木儡畔すことができるとBrown會(huì)は胳る。
不蘭溯條に蝗う眷圭には、不燎のシンボル眶として眶擅の溯條では、GPU∈T4∷と孺べスル〖プットが10擒という你レイテンシで夸俠できる。また、垛突簇犯ではデリバティブの擦呈およびリスク徒盧モデル侯喇ではモンテカルロシミュレ〖ションで紛換すると、CPUと孺べて20擒、GPUと孺べても6.7擒光廬に遍換できるという。
哭3 ソリュ〖ションスタックを菇喇するエコシステム 叫諾¨Xilinx
いろいろな遍換のモデルを蝗えるのは、ハ〖ドウエアから倡券茨董、IPやライブラリ、光廬步されたアプリケ〖ションやソリュ〖ションなどのソリュ〖ションスタックを脫罷できるようなエコシステム(哭3)を菇蜜したためとBowen會(huì)は揭べる。さまざまなレイヤ〖とさまざまな炳脫尸填にパ〖トナ〖が路っていることが動(dòng)みとなっている。毋えば、モンテカルロシミュレ〖ションではライブラリのパ〖トナ〖の定蝸によるという。