Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(半導応)

Intel、コア基地局向けアクセラレーションカードを提供

Intelは、5G時代のコア基地局に向けたFPGAソリューションをアクセラレーションカードの形で提供する。これはMWC(Mobile World Congress)で発表したが、このほど東BでもこのIntel FPGA PAC N3000(図1)をお披露`した。このカードは、ミッドレンジのFPGA であるArria 10を使ったカードで、最j100Gbpsの中〜高]のネットワークに向く。

図1 IntelのFPGA PAC N3000アクセラレーションカード

図1 IntelのFPGA PAC N3000アクセラレーションカード


このPAC N3000アクセラレーションカードは、5Gの無線アクセスネットワーク(端のスマートフォンやM2Mからp信する基地局まで)からコアネットワークアプリケーション(端にZい基地局から光ファイバで接された中M局コア)まで、仮[化されたH|H様な負荷をハードウエア演Qするのに使う。


図2 データ入から出までCPUだけで処理するとCPUは余裕がなくなる 出Z:Intel

図2 データ入から出までCPUだけで処理するとCPUは余裕がなくなる 出Z:Intel


このFPGAがない場合だと、図2のように、コア基地局のCPUで、負荷のバランシングや分類作業、QoSを保つ作業、あるIPパケットを別のところに送信するフォワーディング、kつのデータを複数のノードへ送信するマルチキャスティングなどのタスクを処理しなければならない。しかも入データがテレビ会議やライブ中M、オンラインゲームなどデータ量のHいコンテンツなら、CPUW率が`いっぱいになり、システムがくなってしまう。

そこで、このアクセラレーションカードを入出霾に設し(図3)、CPUの業を分担することで、CPUW率を屬欧茲Δ箸いlだ。FPGAが負荷バランシングやQoS、分類作業を担当し、CPUはフォワーディングとマルチキャスティングだけになり、CPUを50%度のW率で処理できるようになる。もしこの後、CPUに割り込みが入っても官できるようになる。


図3 データの入出をFPGAで処理するとCPUの負荷は半分で済む 出Z:Intel

図3 データの入出をFPGAで処理するとCPUの負荷は半分で済む 出Z:Intel


このカードでは、8ポート×10GbEと4ポート×25GbE(最j100Gbps)の広帯域のバンド幅をeち、ネットワークトラフィックを高]処理できるようにしている。このカードの位づけは、クラウド(データセンター)とエッジとの間でパケット処理するのだ。IntelはすでにハイエンドのStratix 10を搭載したデータセンター向けのアクセラレーションカードを提供しており、今後は100Gbps/400Gbpsのイーサネットを扱えるデータセンター向けにアクセラレーションカードを`指していく。

(2019/03/12)
ごT見・ご感[
麼嫋岌幃学庁医 賞俟島通邦www篇撞利嫋| 冉巖弼圀消消消消忝栽利| 冉巖冉巖繁撹忝栽利大| 弼利嫋壓瀛啼| 晩昆嶄猟忖鳥冉巖涙濛| 畠科距縮盃係h云徨畠科利嫋mj| 匯雫匯雫溺繁寔頭| 撹繁娼瞳匯曝屈曝消消| 冉巖忽恢昆忽匯曝屈曝| 胆溺篇撞坪丗用腎匯昌屈昌| 忽恢娼瞳働疏胆溺壓濆杰| 嶄猟忖鳥2020| 天胆眉雫嶄猟忖鳥頼屁井| 鯣嫂篇撞app窒継和墮| 67194濛1(泣似序秘)返字井| 晩晩寵晩晩当匚匚訪97樟| 冉巖娼瞳456壓濂シ| 温仁析弗斑厘cao竃邦| 忽恢秉斤斛濆杰| 嶄猟忖鳥壓濆杰寛賛| 天胆壓濆杰簡啼詰嫋| 嗽間嗽寄嗽啣嗽訪議窒継篇撞 | 269tv膨湿岷殴道惚和墮| 涙鷹撹繁AAAAA谷頭| 冉巖天胆消消匯曝屈曝| 弼杏冉巖天胆総窃| 忽恢娼瞳窒継匯曝屈曝眉曝 | 99消消忽恢窒継嶄猟涙忖鳥| 晩云互賠仔弼頭| 冉巖天胆忝栽岱鷹娼瞳撹繁利| 析物字匯曝怜匚娼瞳窒継牽旋| 忽恢娼瞳忽恢眉雫忽恢av丞秤| 99消消娼瞳窒継心忽恢窒継| 溺揖怜匚眉雫壓濆杰| 消消窟下忽恢戴徨戴娼瞳| 喟消窒継谷頭壓濂シ| 忽恢98弼壓| jizz岻18| 涙鷹av涙鷹爺銘彿坿利| 冉巖繁撹壓濆杰| 天胆弼夕壓濆杰|