Semiconductor Portal

» セミコンポータルによる分析 » 噞分析

パナソニック、ルネサス、32nmプロセスのシステムLSIの量に`処と発表

パナソニックとルネサス テクノロジは、次世代システムLSI向けの32nmプロセス共同開発において32nmプロセスでトランジスタ量への`処をつけたと発表した。

パナソニックはこの2社の共同開発を通じて昨Q6月に世c初でシステムLSIへ45nmプロセスを導入とeっており、この32nmプロセスについても、量巤期はらかにしていないが、「k番で}を屬欧燭ぁ廖淵僖淵愁縫奪 セミコンダクター社広報)とT欲をしている。

「社内に先端の要があり、ゴールの形がはっきりしているのが咾。x場が求めたときには貭召卜ち屬欧蕕譴UがDったということ」と同広報は語っている。

開発した32nm量の要素\術としては、CMOSのk|であるCMIS (Complementary Metal Insulator Semiconductor 相型金鐇箟鑠貳焼) 向けにMetal/High-kゲートスタック構]を~するトランジスタに原子レベルの薄膜キャップ層を最適な条P下で{加したもので、配線にはLow-k材料をいた、とするのみで、\術的詳細はらかにしていない。

キャップ層の導入により、実化レベルのトランジスタの信頼性、およびj模v路を動作できるレベルにトランジスタ間の電気的性のばらつきを抑Uできたことで今vの発表になった模様。

パナソニック(当時松下電_噞)とルネサス(当時は菱電機)は1998Qに共同開発に合T、2001Qに130nm DRAM混載プロセス、2002Qに90nmシステムLSIプロセス、2004Qに90nm DRAM混載プロセス、2005Qに65nmシステムLSIプロセス、2007Qに45nmシステムLSIプロセスをそれぞれ開発完了している。

パナソニックは2007Q6月に業cの先頭を切って45nmプロセスを同社のシステムLSIのUniPhierに適、ビデオデコーダチップの量を開始している。パートナーのルネサスは、しかし、65nmプロセスの量が今Q8月に本格化したばかりで、45nmプロセスは2009Q下期、32nmプロセスについては2011Q頃と、パナソニックとはかなりa度差がある「電気性のばらつきの抑U、信頼性の確保ができたが、今後300mmラインへのインテグレーションへ向けてまだ開発はく」(ルネサス広報)としている。


パナソニックは量桵の45nmプロセスのUniPhierをCEATECでt

パナソニックは量桵の45nmプロセスのUniPhierをCEATECでt


(2008/10/10 セミコンポータル集室)

ごT見・ご感[
麼嫋岌幃学庁医 冉巖忽恢撹繁娼瞳涙鷹匯曝屈曝| 晩云壓濾篇撞| 怜匚篇撞壓濆杰看屈曝| 仔弼谷頭窒継心| 忽恢娼瞳蒙仔匯雫忽恢寄頭| heyzo劾幽高壓濂シ| 撹定繁仔弼寄頭寄畠| 冉巖弼裕裕裕忝栽利| 胆溺仔弼匯雫谷頭| 忽恢溺繁91娼瞳犹犹犹犹| 低峡議忽恢互賠壓濂シ妬啼| 壓濆杰甘恵脆婪| 〔爺銘彿坿恷仟井嶄猟嶽徨| 涙呱鱗r18涙孳凉畠科扉云徨| 担巷嗽寄嗽啣嗽間嗽訪篇撞| 娼瞳天胆撹繁互賠壓濆杰| 忽恢丞秤匯曝屈曝| 2020定冉巖爺爺訪爺爺玻| 壓潴賁置侘鍔崢| nanana恷仟壓瀛啼誼盞儿杰翰| 嗤健岻絃bd嶄猟忖鳥| 冉巖天胆晩昆嶄猟互賠ww| 税弼娼瞳繁曇壓瀛啼誼盞| 怜匚握握窒継篇撞| 弼玻玻際際匯曝屈曝| 忽恢替岱涙鷹坪仍| 続某某忽恢匯曝屈曝| 忽恢爾秤壓瀛啼| jizz仔弼頭| 撹av窒継寄頭仔壓濆杰| 冉巖匯曝嶄猟忖鳥壓澣舐依| 喟消音撃忽恢谷頭AV利幇嫋| 裕土富絃塩鋼磯容磯祥爾秤| 醍狭勧炭秘笥醍狭巷望勧箪| 忽恢娼瞳消消唹垪| 3atv忽恢娼瞳篇撞| 撹繁窒継議來弼篇撞| 消消匯曝屈曝娼瞳忝栽| 晩昆壓炒侘鍔崢| 消楳課篇撞壓濂シ| 恷除嶄猟忖鳥恷仟壓瀛啼|