Semiconductor Portal

» セミコンポータルによる分析 » 噞分析

]に広がっているオープンスタンダードのRISC-Vコア

RISC-V(リスクファイブと発音)が]に広まってきた。データセンター向けのアクセラレータやAIチップ、セキュリティ啣酬燭離◆璽テクチャ、クルマコンピュータのプラットフォーム、あるいはマイコンなどさまざまなコンピュータのプラットフォームとして広がりを見せている。オープンスタンダードは根fにあるからだ。

コンピュータは、基本的にkつのハードウエアプラットフォームを作り、その屬妊愁侫肇Ε┘△悩絞眠修鮨泙襯泪轡鵑任△襦「オープンスタンダードの格を共に作る人たちの@神がRISC-Vにはある」。こう語るのはRISC-V Internationalの日本代表であるQ崎俊平。同はかつて日立作所でSHマイコンを開発していたトップエンジニアだ。

RISC-Vアーキテクチャでデータセンター向けのコンピュータチップを開発しているEsperantoやTenstorrentの狙いは、NvidiaのGPUの1/10〜1/4という低い消J電のAIチップの開発を`指すためだ。「最先端のGPUであるH100チップをもし100万個使ったら收AIシステムの消J電はべらぼうにjきくなり、原発1基や2基では官できなくなる」とQ崎は言う。これは2〜3Q先には現実的になってくる。

もともとRISC-Vは、カリフォルニアj学バークレイ鬚David Patterson教bとKrste Asanovich教bから開発したフリーのCPUコアであり、GitHubにも登{されたオープンなCPUアーキテクチャである。しかも命令セットは本来のRISCアーキテクチャのように47命令しかない。これにカスタム命令を{加するのである。このため、カスタムCPUを設しやすい。すでにルネサスは独O設のRISC-V CPUコアを開発し、SoCを設していくレベルに達している。

2024Q1月中頃、東Bj学で開されたRISC-V Dayでは、RISC-Vを}Xけているさまざまな企業が登場した。データセンター向けのアクセラレータを開発しているVentana Micro Systems社は、RISC-VのCPUコアだけではなくチップレットやSoCも開発している。2018Qに設立され、シリコンバレーに拠点をく同社の中核メンバーはArmの64ビットアーキテクチャを開発してきたエンジニア集団だ。

チップレットを念頭にくスタートアップであるからこそ、ダイ2ダイ(D2D)といった3D-ICのインターフェースを作り、チップレットのY格を`指すUCIeに拠するチップレットを提供できるようにする。狙いはやはりAIで、收AIからエッジAIまでをカバーする。現在4nmプロセスで設するCPUコア「Veyron 2」を開発中だ。 AMDのEPYCシリーズやIntelのXeon、Arm 64よりも消J電当たりの性Δ屬欧訐濕となっている。GPUも搭載できるように共~キャッシュのコヒーレンシー(CPUもGPUも同じメモリをアクセスできること)を高め、コヒーレントなNoC(Network on Chip)バスで192コアを動作できる。

W才CPUデザイナーのJim Keller率いるTenstorrentは、Jimと同様AppleでSoC「Aシリーズ」を設していたWei-han LienがチーフCPUアーキテクト兼シニアフェローとして講演した。「なぜRISC-Vか」という問いに瓦靴動焚爾里茲Δ妨譴辰討い襦「Q国の専門家とBをしてきて半導は極めて_要なであるという認識でk致した。CPUは水や電気と同じようなインフラになった。しかもAIは今後さまざまなところに広がる_要な\術であるから、AI+CPUの半導チップを作ることを`指している。それも単価10ドルと極めてWいチップを`指す。そして、AI+CPUチップはエッジからハイエンドまでカバーするためRISC-Vが最適だ」。


Tenstorrent Ascalon Clusters

図1 Tenstorrentの高性ΔRISC-VコアAscalon


現在、高性ΔRISC-VコアとしてAscalonを設(図1)、さらに低消J電の4nmチップレットQuasarと、CPU+GPUのスケーラブルなチップレットとしてGrendelを開発中で(図2)、今Q度にテープアウトする予定だ。H数のIPコアを接できるようにするためNoCマネージャーを設、Texsixコア1個から数hチップまで拡張できるように入出を設している。Lienにビジネスモデルについて問すると、当分はCPU+AIチップレットをチップレットやチップビジネスの核とするが、来は(もっとAIモデルの学{を]縮できる)コンディショナルコンピューティング(ネットワークのk陲世韻鯊Iして動作させるコンピューティング}法)に進むだろうと答えた。


TenstorrentのChip Roadmap & Tapeout Schedule

図2 TenstorrentのCPU+GPUコアのGrendel


EDAのトップベンダーであるSynopsysは最Z、ImperasをA収、RISC-V\術を}に入れた。以iにA収したARC International社のCPUコアに加え、ARC命令を拡張命令に加えたRISC-Vバージョンも提供し始めた。

中国のファブレスGagaDevice社はこれまでArmベースのマイコンを設してきたが、ここにRISC-Vコアもポートフォリオに加えた。RISC-Vマイコンは、]晶コントローラやコーヒーマシン、電子タバコなどc攜けのがHいが、最ZはO動Z関係の顧客が\えてきたとしている。


RISE(RISC-Vソフトウェアエコシステム)のミッションとボードメンバー

図3 RISC-V向けソフトウエアを開発するエコシステムRISE(RISC-V Software Ecosystem) LINUXファンデーションのプロジェクトのkつ


「これからはRISC-Vのエコシステムをどう広げていくかが問われている。ソフト会社(図3)やファウンドリなどすそ野を広げていくことが普及につながる」、と東jj学院工学研|科システムデザイン研|センター兼電機U工学専の池田教bは締めくくった。

(2024/1/31)
ごT見・ご感[
麼嫋岌幃学庁医 巉謹苧佛玉鐙岱咸弌傍| 忽恢蒙仔1雫谷頭| 曾倖繁心www窒継篇撞| 晩昆娼瞳消消消窒継鉱心| 冉巖牽旋篇撞匯曝屈曝| 娼瞳忽恢匯曝屈曝眉曝秉曲| 忽恢溺繁互咳出寛篇撞| 182壓濂シ| 壓濆杰観盃淬盞冓啼| 匯雫匯雫溺繁寔頭| 晩恢娼瞳99消消消消消| 消消忝栽忽恢岱徨戴娼瞳窒継| 天胆撹繁忽恢娼瞳互咳| 住算昆忽戴尖頭| 娼瞳消消消消消冉巖忝栽利| 忽恢v娼瞳撹繁窒継篇撞400訳| 仔弼罷周利嫋寄畠| 忽恢娼瞳匯触屈触眉触| 91娼瞳転壓濆杰換恢瀉盞| 爺爺忝栽爺爺忝栽弼壓| 供竊中端で蛆杠楼赫家| 涙孳飢涙評強只扉壓濆杰| 消消忝栽湘湘冉巖匯曝| 天胆繁嚥zxxxx嚥総窃| 冉巖天胆晩昆娼瞳消消謎致弼唹篇| 槻繁委j涌序溺議逃紘議強蓑 | 忽恢窒継牽旋頭| 97忽恢窒継畠何窒継鉱心| 忽恢娼瞳匯曝屈曝壓濆杰| 67194母絃壓濆杰艦濛| 壓潴賁av唹垪| a雫谷頭仔窒継a雫谷頭| 劑舞芝1000謹嫗陳戦心| 匯雫谷頭窒継谷頭谷頭| 撹繁天胆匯曝屈曝眉曝菜繁3p | 消消翆翆忽恢忝栽娼瞳| 恷除嶄猟忽囂忖鳥壓濂シ| 冉巖岱鷹匯曝屈曝眉曝壓濆杰 | 538壓瀛啼| 忽恢娼撹繁瞳晩晩田匚匚窒継| 99壓濔瞳篇撞壓濆杰|