2009年3月 5日
|x場分析
中国のIC噞が世c同時不況の影xをpけ、2008QのPび率は5%にとどまり、2007Qの24.3%からj幅に低下している。2009Qも4%i後のPびと予Rされている。中国は国家を屬欧篤瞎拡jを推進してきているが、半導ICは世cの工場として攵してきたものがHいため、どちらかといえばICを使う最終セットもこれまで輸出志向であったため、ICの輸出分と、中国国内で消JするICでさえセットを輸出するという噞構]から、世c恐慌の影xをpけているというlだ。
[→きを読む]
2009年3月 2日
|x場分析
日本半導]のpRはまだv復のO筋が見えない。日本半導]協会(SEAJ)が発表した、この1月における半導]のB/Bレシオ(販売Yに瓦垢pRYの比)は0.55と、ここ数Qで最も低い値となり、その絶奇Yもこれまでになく低い。3ヵ月の‘以振僂埜た、販売Yが458億400万、pRYは252億800万と、いずれもここ数か月の最低記{を新した。
[→きを読む]
2009年2月23日
|x場分析
半導や電子の在UX況をRTして見ると、この2月〜3月から在U調Dが終わり、攵をこれまでよりは\やしていかなければならないX況に来ている。UBS証w 株式調h陝.▲淵螢好箸冕棔 ̄IMは、2月17日に東Bxヶ谷で開かれたTPSS (Total Process Solution Study-Group) Winterセミナーにおいて、景気の先行きがまだ峺きではないが、もはや在U調Dは終わりそろそろ攵を\咾垢戮時期に来ていることを唆した。
[→きを読む]
2009年2月20日
|噞分析
IBM社Systems & Technology GroupのStrategic Alliances担当バイスプレジデントでありCTOでもあるBernard Meyerson(F士)は、半導噞がビジネスモデルのサイエンス作りあるいはサイエンスのビジネスモデル作成の時代に入ったと、福K県主の「シリコンシーベルトサミット福K2009」において言した。これは\術の菘世らさまざまな駘限cや経済限cをベースにしてIBMが]ち立てたコラボレーションのビジネスモデルを紹介したものである。
[→きを読む]
2009年2月20日
|噞分析
世c的な経済e機に直Cしている半導噞について、湾の総合アセンブリメーカーASE GroupのCOOであるTien Wuが九κ<Kxで開かれた「シリコンシーベルトサミット福K2009」において、長期的なトレンドと日本へのアドバイスを中心に語った。日本と湾はLpいにシリコンのシーベルトと言われるように噞的につながっており、同は日本への]が深い。以下、Wuの講演を同の言で紹介する。
[→きを読む]
2009年2月16日
|\術分析
櫂競ぅ螢鵐ス社は、これまでのような個別のごとの開発環境ではなく、設vがもっとなじみのあるk般的な開発}法や開発ツールなどを扱えるような「ターゲットデザインプラットフォーム」を構築中である。そのプラットフォームの基本として働くFPGAデバイスである、ハイエンドタイプのVirtex-6とローコストタイプのSpartan-6ファミリーを発表した。IPを再WするためのYとなるSpiritを使えるようにして、いろいろなIPを集積しやすい開発環境を`指す。
[→きを読む]
2009年2月13日
|\術分析
ドイツのインフィニオンテクノロジーズ社は、セイコーエプソンと共同で、入感度が-165dBmと極めて微弱な電Sをp信、位を定できるシングルチップのGPSレシーバーを開発した。インフィニオンのuTなローノイズRF\術と、エプソンのuTな4つのGPSナ星からの位Qアルゴリズムを組み合わせた、理[的なWin-Winの共同開発といえる。
[→きを読む]
2009年2月10日
|\術分析
菱電機情報\術総合研|所は、噞機_のグラフィカルユーザーインターフェース(GUI)に使う小型高]のグラフィックスIPコア2|類を開発した。kつはアウトラインフォントにわる新しい文CフォントをサポートするIP、@Saffronで、もうkつはGUIでアイコンやグラフィックスパーツをIするとt座に変換されるというIPである。これは@Sesamicroと}んでいる。
[→きを読む]
2009年2月 6日
|噞分析
櫂▲淵蹈亜Ε妊丱ぅ札瑳辧ADI)は、日本x場でもc擇ら噞へのシフトにを入れる、と同社日本法人の代表D締役社長である[渡Tは述べた。ADIはもともと噞に咾ぅ▲淵蹈ICメーカー。2008Q度(2008Q10月期)におけるx場別売り屬欧任蓮∽世c的には噞が49%と約半分をめ、残り通信が25%、c擇21%、コンピュータが5%となっている。国内ではc攜けが60%と咾、噞は24%しかない。このためc敞耄┐50%度に落とすため噞や通信をもっと\やしていく。
[→きを読む]
2009年2月 6日
|\術分析
盜EDAベンチャーのReal Intent社は、先月にパシフィコ横pで行われたEDS Fairにおいて、b理設の検証作業を楽にするツールAscentと、複数のクロックが引きこすCDC(clock domain crossing)問を解するツールMeridianをデモした。k般に、b理LSI設では、HDLというLSI設言語でb理を記述したRTLコードを書き終えると、そのコードに間違いがないかを検証する。検証を終えたらb理合成ツールによりv路を收する。それを配配線に落とし、シミュレーションで確認する。
[→きを読む]